3. harmonické ADC simulovat

T

tuza2000

Guest
Když jsem simulovat flash ADC použití ideální odpor,
3. harmonické, je-43dB
ale když změním to TSMC 0,18 rnploy odpor, 3. harmonické obrátit na-36dB
Jak a proč?

Co mám udělat, aby optimalizovat to?

 
ahoj
Pokud existuje nelineární účinek odpor modelu.harmonické amplitudy může změnit.
optimalizace?
chcete optimalizovat okruh?
Můžete použít optimalizační metody, které existují v reklamách.

 
Chci vědět, jak mohu udělat pro snížení třetí harmonickou

Co je optimalizace metody existují v reklamách?

 
ahoj
reklamy a APLAC mnohé optimalizační algoritmus, jako jsou genetické algoritmy, simulované žíhání, kopce dolů simplex, derivace a metodu ...
Můžete použít hspice a MATLAB k optimalizaci obvodu.

 
Doporučuji vám zkontrolovat soubor modelu poskytuje TSMC: skutečný odpor model může obsahovat napětí koeficienty, model Non-lineární charakteristika poly odpor.To může také zahrnovat parazitární kapacitní odpor v modelu, který bude mít vliv na váš odpor řetězec zřizování a uvedeno jako 3.-order narušení.Nemyslím si, že existuje 'optimalizační metody' poskytuje nástroje, EDA, které mohou tuto částku snížit HD3 - to je prostě příliš dobrý, aby to byla pravda

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />

Na druhou stranu, řešení to linearity problémy jistě ukazuje hodnotu dobrého analogového design inženýr.

 

Welcome to EDABoard.com

Sponsor

Back
Top