Cadence IC 5 dílů brower stále zlomený!

G

gezzas525

Guest
My části brower je stále zobrazeno 1 úroveň a 1 převýšení vybrat libovolný komponenty, které jsem třeba 3 úrovně, jak to funguje dobře i bez kit design NCSU, co se tu děje, může se někdo skutečně si to kit pracuje pro bohy zájmu.

KLEOS

 
Může někdo poskytnout podrobný postup instalace pro kit, krok za krokem, aby se pokusila solce to stuipid věc jako IAM nedostávají nic udělat.

KLEOS

 
Má někdo fix na to?IAM trpělivě čeká.IAM a zároveň se snaží simulovat NMOS / PMOS transister schémata, ale iam schopen kvůli modelů.S NCSU kit složka brower ukazuje pouze jednu úroveň, a nemůžu vybrat instance AT ALL.

KLEOS

 
Nejste schopni sestoupit do složky prohlížeče?

Zkuste Odnastavení LANG proměnnou prostředí před palbou icfb ...

 
Ano, IAM není schopen decend naprostou pravdu!
Kde je ten LANG proměnná?
Jeho vždy stejný nomater, co jsem běžet,
Je možné instalovat kit přesně tak, jak pokyny k instalaci říct, když to vyžaduje kompilaci některé soubory z nějakého důvodu, vsadím se, dělat to takhle KIT bude chovat bezchybně.

KLEOS

 
Díky M8 jsem poslal lang proměnné na 0 a je vše v pořádku jo, teď mohu procházet.

Teď, když jsem na start ICM například, pak nové knihovny jsem připojit do knihovny, ale když instancí NMOS / PMOS (ffrom analogové části NCSU po které se vážou k techfile) transisters, že mi dává a dluh rčení některých parrameters nelze nalézt.I za předpokladu, že modely jsou pro ně nebyl nalezen jeho pravděpodobně chybí forma cestu knihovny editer.

Přidal jsem

NCSU_Analog_Parts
NCSU_Digital_Parts
NCSU_Sheets_8ths
základnído knihovny cestu editor, je tam něco chybí, co model soubory, atd. ..
Při pohledu na cvičeních se zdá, že některé extra knihovna tratích, kterécmosx_Basic
cmosx_Cells
cmosxLPCells
cmosx_Pads
cmosx_dodBorders
cmosx_genericBasic
cmosx_mosisLocalMůže někdo, prosím, všechny jejich knihovnu jména a cesty,

Díky
KLEOS

 
OK tady jsou chybySet MOSFET okno Vlastnosti

Knihovna Propertie gridResolution nebyl nalezen

Knihovna Propertie minlength nebyl nalezen

Knihovna Propertie minwidth nebyl nalezen

jsou tyto předpokládat, že jsou v aktuální tech souboru?

KLEOS

 
Ok vše je v pořádku jsem instalační soubory knihovny a běžel install.pl skript.Jediný problém, který zůstává, je při simulaci schémat pomocí SPECTRE, musím ručně zadat model soubory, ale při simulaci se dá chyba říká, že tranzistor M1 je bulk napětí překročila imelt, co to znamená, že výstupní průběh dne invertor allthough správný pouze dosáhne 0,67 voltů s 5V vstup.Okruh je z NCSU turorials.

Jakékoli myšlenky na to, také v virtuso rozložení při tom instancí parametised buňky z zahrnuty librarys TSMC, vše vidím, je obrys nemůžu vidět poly, kov a šíření atd. ..KLEOS

 
Zdá se, že jsem konečně našel důvod, aby PMOS imelt bla bla problém.: Sm16: Když se podíváte na netlist, je tu špatně bulk uzlu přiřazen připojení (GND! (Nebo 0) namísto VDD!).Pak je tu pozitivní zaujatý pn křižovatka, a tedy obrovský proud protékající PMOS to bulk uzlu.
idea: Důležité je, aby nově vymezit část uzlu PMOS v netlistu nebo v přímo v PMOS symbol cellview na VDD!.Kvůli nějaké neshody mezi IC4 ** a IC5, připojení NCSU dědictví nezdaří.K dispozici je také nástroj pro převod v Průvodci vlastní instalací nástroje (analogové hromadná konverze), ale to nevypadá, že práce pro mě.

<img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Zmatený" border="0" />

Takže teď im editaci část symbol názor manuálně.

Až do teď jsem se musel dostat prostřednictvím tohoto se stupidní řešení pomocí standardních dílů z analoglib s NCSU modely CDK, který není dobrý pro všechny cellview závislostmi NCSU toolkit, zejména parazitární těžby atd., i nyní mohou konečně těšit NCSU studentů 'dobrou práci, je to jistě stojí za to.S pozdravem

Lempour

 

Welcome to EDABoard.com

Sponsor

Back
Top