CMOS základní otázka: nasycené tranzistor

D

Dinamovist

Guest
Mám docela základní otázku o zařízení CMOS. Řekněme, že vedle známé rovnice, co je skutečný význam nasycení stavu? Vím, že kanál dává pobledlý, ale pokud jde o podmínku? (To Vds> VGS-V.). Jsem docela hodně vědět všechno, co se stane, že tam a chtějí pochopit intuitivně ... Jako bych opravdu vidět, co se stane v bipolárního tranzistoru, který se nasycen, když kolektorový proud nemůže následovat beta * IB pravidlo vzhledem k omezenému potenciálu kolektoru. Vrací do stavu nasycení mosfetu ... Je to jen matematicky odečíst? Jak se kluci a vidí, že pokud máme brát příklad z řekněme kapaliny a potrubí ... můžete rozsvítit žárovku pro mě? Doufám, že nebudu obtěžovat, díky moc
 
Vzhledem k tomu, Vds = VGS - VGD, pokud Vds> VGS - V., pak VGD <V.. Takže VGD nemůže kontrolovat aktuální mozků, je odtok proud jen řízen VGS.
 

Welcome to EDABoard.com

Sponsor

Back
Top