Co IC Software Design ....

Tedy pokud na PC, synopsy je nejvíce, je to včetně hspice a poradce má své modelsim.they 're velmi dobré.

 
pokud u průměrné fyzické designu .. na Linux jeho kadence ic .. některých dalších prodejců se rovněž používají v toku. (některé mohou preferovat avant na místo a cestu) .. ale kadence se používá pro uspořádání a verification.On platformy Windows PC .. koželuha se používá ...

 
Můžete také použít Tannerem Nástroje pro studijní účely ...
Pro žádost o zaměstnání ... Dávám lepší nástroje!<img src="http://www.edaboard.com/images/smiles/icon_razz.gif" alt="Razz" border="0" />
 
mentor candenc a snnps atd.

Simulační nástroje a fyzické assymbling

 
Záviset na druhu wha't konstrukce na Váš projekt

Logické kompileru: Synopsys DC, Kejdens Působnost BuildGate, MAGMA ..

IC Layout pro logiku design: Kejdens?, MAGMA, Apollo ...

IC Layout plné zakázku Design: Kejdens virtuos, Novas
to LEO ..

Načasování Simulace: Modelsim Mentor, Cadence Verilog-XL, NC-Verilog,
Synopsys VCS .....

SPIEC Tool: HSPICE ........

Debug & View: Novas Debussy

 
Ve většině polovodičové společnosti:

Obvodu a simulace: Analog Kejdens prostředí

Behaviorální modelování: Synopsys Verilog

 
Také nanosim a hsim
velmi dobrá pro úzkou smyčku simulací, že přebírá týdny

 
Myslím, že jeho HSPICE DC pro simulaci a Tannerem EDA pro rozvržení

 
Nyní dnů společnosti jsou docela chytré a chtějí být jako kontraproduktivní, protože může být.

Za této společnosti bude používat k nejlepším v lize software.(Alespoň to je případ většiny velkých společností).

Např.: Pro přední konec: Používejte Synopsys Za anlalog layout: Používejte Kejdens ...
P & R: použijte Mentor Za STA: použijte Synplicity .... tak dále ...

však stále ještě mnoho společností lze nalézt, které jsou zcela použitím všech software pro plné IC designu tok od jednoho dodavatele....

Pro většinu fázích navrhování i nejraději Synopsys.

 

Welcome to EDABoard.com

Sponsor

Back
Top