Co je nevýhodou čepice MOSFET pro mlynáře odškodnění

R

ricklin

Guest
Ahoj, vše jsem navrhl vyrovnávací paměť pro referenční napětí ve standardní CMOS procesu. Vyrovnávací paměť používá 2-stupňová mlynář odškodnění operační zesilovač následoval zdroj následovník (následovník zpětnou vazbu na operační zesilovač neg), a výstup je následovník replika. Můj problém je, že pokud používáte MOSFET jako náhrada čepice, lze uložit velké plochy a stezky kovových drátů (Pokud čepice používání MOM, bude kovová linka esp napájení a zem je zablokován). Jako replika architektury, je zpětná vazba sama o sobě jen zřídka narušeny. Takže co je tu nevýhodu, odškodnění MOSFET? Zvlášť, které nemohou být prokázáno pomocí simulace oba AC a tran. S pozdravem
 
[Quote = pixel] Jak se vám CONECT mosfet jako kapacitní? [/Quote] PMOS čepice, brána na 2. stupni vstupu (brána NMOS), zdroj mozků a N-dobře zkratovány a spojte se 2. stupeň výstupu. Jakékoliv připomínky či připomínku? Díky
 
Nedostatky MOSCAP na rozdíl od Metal on Metal jsou: 1 napětí nelinearitu 2 Paracitic substrátu kondenzátor Ale výhoda je OBLASTI nelinearitu není velký problém pro mlynáře čepici. Měli byste být jisti, že zesilovač má rozpětí fáze, kdy je mlynář čepice zkreslená, ať už je to nejmenší hodnotu, nebo mohou být jisti, že nikdy je neobjektivní být malý. Můžete zkontrolovat, zda nelinearitu je modelován budova RC dolní propust a vidět za roh posun frekvence za použití různých DC provozní body. A můžete umístit na podklad kryt na výstupu, protože pak to jen načte výstup bit.
 
Ahoj, drDOC: Nemohu pochopit, co "Paracitic substrát kondenzátor" je, můžete vysvětlit, to pro mě?
 
Další nevýhoda MOSFET je, že jeho kapacita se houpe s přiloženým napětím - velký čas, pokud jste v plně vyčerpány technologie, výrazně v každém případě. Takže zatímco budete moci zasáhnout vaše marže fázi stability gól, bude velký signál AC-signály vidět zkreslení zavedeny. Existuje možnost, že na jedné společné-režimu výstupní napětí by vás mohly být stabilní, protože kapacita je vysoká (režim povznesení) a na druhém konci vás jsou nestabilní, protože kapacita houpala se na minimum (vyčerpání). Přístupy zahrnují back-to-back MOS čepice (tak, že jeden nebo druhý, je vždy u nebo se blížit max), použití vyčerpání-mode (vždy-rozšířené) MOSFETy, nebo upevnění na strop uzly, které jsou vždy určité uložit požadovanou polarity k bráně kysličník.
 
horní desce vašeho kondenzátoru je brána PMOS?. Spodní deska je vodivý kanál, vytvořený na základě brány v důsledku akumulace. Nicméně je posouzení podkladu kapacity. PMOS tělo je n-typu sedí v p-typu podkladu. Podklad je připojen k zemi, a že vytváří parazitní kapacitní spojení mezi spodní deskou a vozovkou. Jedete-li spodní desku s nízkou výstupní impedancí, tyč vytvořil nízkou výstupní impedanci a křižovatky kondenzátor je dostatečně vysoká, aby ignorovat.
 

Welcome to EDABoard.com

Sponsor

Back
Top