Co je to zámek okruhu a co obsahuje?

E

EPP

Guest
Co je závora okruhu a ze kterých se skládá?
Mám schematický, kde vstupy západky jsou kontrolní signál 3phase střídače RDCL a výstupy z západkou jsou hradlování signály k jeho tranzistorů.

Jde.

 
Ahoj ...

Typicky, závora se skládá z tranzistoru konfiguraci, která 'obchod' ve svém výstupu, logické úrovni jednoho ze vstupních signálů.Vstupního signálu v 'nastavení vstupu' může udržet vysokou úroveň při kousnutí, ale výstupní signál 'uložit' tuto úroveň až na vysoké úrovni je v 'reset vstup'.

Západka je jako flip-flop bez kontroly, jak hodiny.Možná, že obsahují umožní pin.Například, západka být použity jako hluk supresorovým přechodem na digitální diskrétních obvodů

 
Ahoj,

Existuje mnoho zmatků mezi zámky a flip-flopy esspecially ve starých knihách.

Západka je asynchronní element s jedním nebo dvěma zpětnovazební smyčky citlivé na zpoždění a šíření závod-okolí podmínky.

Flip-flopy jsou navrženy tak, aby dva zámky jeden hlavní a jeden slave.FF jsou méně sensitve k šíření zpoždění a nemají závod v okolí problémy, ale jsou pomalejší než zámků a recquire více síly.

D-západka je transparentní, jestliže (LE == 1) a má podklad při LE se bude od nejvyšší k nejnižší stav.Přesně Boole rovnice pro D-Západka je Q = (D & LE) | (Q & D) | (Q &! LE).Q (LE == 1) = D | (Q & D) = D, Q (LE == 0) = (Q & D) | Q = Q.

D-FF obsahuje Master a Slave D-zámek a jeden měnič mezi LE vstupy Tento společný vstup na Master a Slave je LE vstupy CLK signálem.

Jedná se o funkční descirptions můžete najít mnoho různých implementací v mnoha různých knih a také některé závažné chyby v některých knihách digitální elektroniky.

Optimální implementace pro soustruhy a FF jsou technologie závislé.

 
Zámky a flip-flopy
Stejně tak, že vrata jsou základními stavebními kameny kombinačních obvodů, zámky a flip-flopy jsou stavebními kameny sekvenčních obvodů.
Zatímco Gates měl být postaven přímo z tranzistorů, může zámky být stavěn od brány, a flip-flopy mohou být stavěny od závory.Tato skutečnost bude to o něco jednodušší na pochopení zámků a flip-flopy.

Oba zámky a flip-flopy jsou jednotlivé prvky obvodu, jejichž výstup závisí nejen na aktuální vstupy, ale také na předchozích vstupů a výstupů.Rozdíl mezi západku a flip-flop je to, že zámek nemá hodinový signál, že flip-flop vždycky.

 
Mohl by někdo dát nějaké schéma západky, nebo nějaký datasheet?
Jak simulovat ve Simulink nebo Pspice?
Jde o

 
Flip flop je jen zámek s hodinami umožní.Západka je pouhé 4 NAND hradla.Pokud máte dvě maxima dostanete nízký, která způsobí, že vstup jít nízká z důvodu zpětné vazby.Tato nízká zůstane tam a výstupy jde vysoko.Ale vysoká je jen povolit a vstupní zůstává nízká.Takže si vzal dvě maxima, a udělal jednu ze vstupů jdou nízké a zůstává nízký.Výstup šel vysoký, ale je to jen povolit.

 

Welcome to EDABoard.com

Sponsor

Back
Top