dílčí a dynamické rekonfigurace

D

Deepa

Guest
Jaký je rozdíl mezi dynamickými a částečné rekonfigurace?

 
Dynamická znamená běhu, zatímco systém je funkční.
Částečné rozumí část rezidentní zdrojů přeprogramovat, zatímco jiné systémové oblasti jsou nezměněné.

 
tak s SRAM FPGA, to je vše dynamické rekonfigurace nebo jsem se špatně, že??

 
Zde jsou některé jednoduché / základní klasifikační systémy:
* Jeden-time konfiguraci (e.. G. pomocí antifuse technologií)! = Rekonfigurace (např. pomocí SRAM nebo Flash paměť buňky)
* Full-čipu rekonfigurace! = Částečné rekonfigurace (některé regiony logiky pole jsou selektivně rekonfigurovatelných)
* Statické (pouze v jedné konfiguraci se používá) rekonfigurace! = Dynamické nebo run-time rekonfigurace (více sestavách je možné stáhnout jeden po druhém během aplikace životnosti)

Obecně platí, že dynamicky rekonfigurovatelné (tzv. run-time rekonfigurovatelné) FPGA jsou SRAM-založené kvůli jejich Fast Memory Access, konfigurace (čtení / zápis).

Příklady komerčně dostupné FPGA, které podporují obě dílčí a run-time rekonfigurace jsou Xilinx Virtex a Spartan série (včetně těch novějších) a Atmel AT40K/AT94K (FPSLIC).

 
Ohh napsal:příklady komerčně dostupné FPGA, které podporují obě dílčí a run-time rekonfigurace jsou Xilinx Virtex a Spartan série (včetně těch novějších) a Atmel AT40K/AT94K (FPSLIC).
 

Welcome to EDABoard.com

Sponsor

Back
Top