Digitální demodulátor

S

shaomiss

Guest
Ahoj, chci použít FPGA pro demodulaci QPSK signálu. IF = 140MHz BW = 3.5MHz chci použít 70MHz hodin vzorku IF signál, dávka to funguje?
 
je lepší, když můžete používat DDC na přední straně B4 demodulace změnit to, pokud se baseband nebo velmi blízko k baseband. B / W 3.5Mhz není problém pro FPGA provádět demodulaci QPSK. Jaký je datový tok?
 
70MHz nebude fungovat, 60MHz, 65Mhz možná dobře. Používáte-li vzorkování 70MHz hodiny se vzorky signálu negativní spektrum alias s pozitivním spektrem, a nebudete si PSK demodulaci signálu. Pokud používáte 60M-65Mhz vzorkování hodiny, bude digitální signál vzorku hlavní část spektra se nachází v 10M-20MHz a alias efekt nenastane.
 
Ahoj chci se zeptat na otázku týkající se tématu. Můžeme zavést takové demodulace s DSP? Existuje DSP karta pro tuto aplikaci (TI nebo Motorola)? Chci se dozvědět, zda takové demodulace mohou být implementovány na DSP pomocí Simulink nástroj pro automatické generování kódu. Díky
 
Ahoj emrek lze použít u DSP realizovat digitální demodulátory za předpokladu, že rychlost přenosu dat je nízká. Pro vyšší přenosová rychlost systému číslo: výpočtů MAC budou morem, a u vyžadovat mnoho multiplikátory pracovat současně na udržení rychlosti přenosu dat. Rozdíl v NO: násobičů na DSP a FPGA jsou vysoké, a tak FPGA může poskytnout lepší výkon za stejný ve srovnání s DSP
 

Welcome to EDABoard.com

Sponsor

Back
Top