Frekvenční syntetizátor fázový šum simulace

H

hmsheng

Guest
Úděl všech,

Víte, jak simulovat fáze hluku Frekvenční syntetizátor?

I simulovat to s @ DS lineární metoda, ale simulovat výsledek je 10 dB lepší než výsledky měření.

V hluku simulace fázi, bloky fázový šum jsou zahrnuty (jsou křišťálově oscillater, referenční dělič, PFD / CP, LPF, VCO, smyčka dělič).Simulované in-pásmu fázový šum je -90dBc/Hz, ale měřeno v pásmu-fázový šum je -80dBc/Hz.

Může mi někdo říct mi, co způsobí, že rozdíl mezi simulované a měřené výsledky?

S pozdravem,
hmsheng

 
to by mohlo být neúplné tranzistoru model vložit na své křišťálové model.Některé modely obsahují dont fázový šum parametr.(To specifikuje jako exponent v modelu, ale je nastaven na 1 (nebo 0) pro většinu modelů)

 
Myslím, že chlapec je v pořádku, v závislosti na typu tranzistoru ur pomocí hluku nikoli incooperated witn model u může ověřit, že při pohledu do hluku parametry modelu ur tranzistor pomocí.

 
Děkuji vám všem!

Jsem najít příčinu vysoké in-pásmu fázový šum.Není to problém propasti model, ale hlučný VDD krystalového oscilátoru!Bypass kondenzátor řeší problém.

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top