S
skythunder
Guest
Dobrý den, všichni,
Mám otázku.Jak víme, lze hspice výstupní soubor nám mnoho užitečných informací o chování obvodu.Například můžeme vědět, tranzistor MOS je v oblasti nasycení, nebo lineární, nebo cut-off.A my víme, každý tranzistoru Gm, Gds, IDS, V., Gdsat a tak dále.Proto můžeme posoudit, zda náš obvod je ve správném stavu.
Nicméně, v diskrétních obvodech, jako je zapnutý filtr kondenzátor, do jaké míry máme věřit informací poskytnutých výstupní soubor.Tranzistorů, přepínač jsou zobrazeny buď cut-off, nebo lineární, jako výsledek, tranzistory OZ jsou zobrazeny v jiném stavu.Oni jsou možná v nasycení, lineární nebo cut-off také.
Tady je moje otázka, je-li kritická tranzistor jako vstupní tranzistor z OZ (který je spojen s vypínačem) je uveden v mezní stav výstupního souboru po Hspice simulace, která volba mám dělat?Moje OZ design pokazí, nebo je možnost dojít?PS: můj operační zesilovač funguje dobře ve všech případech rohu v nepřetržitém obvodech.
Doufám, že budu mít jasnou otázku a přání, aby další komentáře.
Mimochodem, v přechodné simulace, ve kterém časovém okamžiku se výstupní soubor show?
I práce v Analog Design prostředí v Cadence.(Já vím, Hspice v PC lze uvést, které okamžik pro výstup, ale jak to udělat v ADE, že podporuje pouze schéma vstup, ani netlist vstup)
Díky
Mám otázku.Jak víme, lze hspice výstupní soubor nám mnoho užitečných informací o chování obvodu.Například můžeme vědět, tranzistor MOS je v oblasti nasycení, nebo lineární, nebo cut-off.A my víme, každý tranzistoru Gm, Gds, IDS, V., Gdsat a tak dále.Proto můžeme posoudit, zda náš obvod je ve správném stavu.
Nicméně, v diskrétních obvodech, jako je zapnutý filtr kondenzátor, do jaké míry máme věřit informací poskytnutých výstupní soubor.Tranzistorů, přepínač jsou zobrazeny buď cut-off, nebo lineární, jako výsledek, tranzistory OZ jsou zobrazeny v jiném stavu.Oni jsou možná v nasycení, lineární nebo cut-off také.
Tady je moje otázka, je-li kritická tranzistor jako vstupní tranzistor z OZ (který je spojen s vypínačem) je uveden v mezní stav výstupního souboru po Hspice simulace, která volba mám dělat?Moje OZ design pokazí, nebo je možnost dojít?PS: můj operační zesilovač funguje dobře ve všech případech rohu v nepřetržitém obvodech.
Doufám, že budu mít jasnou otázku a přání, aby další komentáře.
Mimochodem, v přechodné simulace, ve kterém časovém okamžiku se výstupní soubor show?
I práce v Analog Design prostředí v Cadence.(Já vím, Hspice v PC lze uvést, které okamžik pro výstup, ale jak to udělat v ADE, že podporuje pouze schéma vstup, ani netlist vstup)
Díky