J
jejeorg
Guest
Nazdar,
Mohl by mi někdo navrhnout nějaké dobré čtení o řidičských velké kapacitní zátěž v IC?
Vysvětlete: Musím se řídit velkou sílu DMOS v dobře řízeným způsobem
taková, že mohu zapnout a vypnout velmi velký výkon DMOS (ekvivalent do 300pF Odporové kapacitní zátěž
V případě worste) v maximální 1usec (vzestupu a pádu doby) s minimální po-elongations.
Toto je výstup fáze lineární napětí-k-proud měniče (klasické schéma).
Podíval jsem se na tento problém v mém literatuře, ale nemohu najít něco, co
specifické nebo s ním souvisí.Budu dále ocenil trochu pomoc 8o).
Mohl by mi někdo navrhnout nějaké dobré čtení o řidičských velké kapacitní zátěž v IC?
Vysvětlete: Musím se řídit velkou sílu DMOS v dobře řízeným způsobem
taková, že mohu zapnout a vypnout velmi velký výkon DMOS (ekvivalent do 300pF Odporové kapacitní zátěž
V případě worste) v maximální 1usec (vzestupu a pádu doby) s minimální po-elongations.
Toto je výstup fáze lineární napětí-k-proud měniče (klasické schéma).
Podíval jsem se na tento problém v mém literatuře, ale nemohu najít něco, co
specifické nebo s ním souvisí.Budu dále ocenil trochu pomoc 8o).