Interview test na Inverter

A

anantha_09

Guest
Mám interview otázka může někdo jasně vysvětlit wat stane se tyto dva případy v CMOS invetrer

1, pokud pozice zdroje a odlivu i n a p MD zařízení jsou zaměnitelné

2 NMOS je replced podle PMOS a naopak

může někdo jasně eloborate operace

 
hi ....
im zasílání odpovědí na druhé jedno ..
to bude fungovat jako slabé buffer ......

 
A odpovědi První z nich je ....

Vymění spojení nebude mít vliv na nic ....

 
když n jsou zaměňovány p a?

1.P-silná '1 ', slabé '0' důvodu-nejsou úplné vybití kapacitní zátěž výstupní tím slabé '0 '. (Odvozené z rovnice VDD)
n - stron '0 ', slabé '1' důvod - není kompletní nabíjení kapacity zátěže produkce a tím slabé '1 '.

takže když je zaměňovat pozice:
1.static ztráta zvyšuje: střídače nedává '0 'výstup, i když vstup není řízený, bcoz vedení cesty mezi VDD a pozemní rails.Hence statické ztráty, i když' off 'stavu.

rozpětí snižuje 2.noise.Přidáno po 1 hodina 23 minut:pro zdroj a odtok výměnu?
1.zdroj by měl být zkreslená na opravu napětí nebo na zem, aby se zabránilo tělo effect.which je variace Vt (prahové hodnoty) s V (zdroj). což vedlo ke ztrátě výkonu NMOS a PMOS resp.

2.z měniče vlastnosti: operace začíná PMOS v lineární oblasti a NMOS odříznuti.
| VDS |> VGS-VT a VGS <Vt
Obě tyto rovnice nejsou satisfied.likewise druhé operaci body střídače nebude satistied.

můžete použít tento odkaz pro výpočet odpovědi na přesné místo.
http://www.csee.umbc.edu/ ~ plusquel/vlsi/slides/chap2_1.html.
děkuji

 

Welcome to EDABoard.com

Sponsor

Back
Top