Inverter design

D

DZC

Guest
Zdravím všechny,

Chci design střídač.
První-line požadavkem je, aby byla zachována stejná pracovního cyklu.
Poté, co jsem se věnovat pozornost?
Bude větší velikosti pomáhají překonat proces chyba?

Děkujeme za vaši dobrosrdečný návrh.

 
Ahoj
vybrat (PMOS velikost / NMOS velikost) = Up / Un
A Un jsou mobilita ANS P N.
jde o

 
Ahoj
dostat stejnou nárůstu / poklesu času, můžete zvolit velikost U = Up / OSN; na optimální výkon a výkonnost, U může nastavit velikost pod Up / Un
segment velkých zařízení na malé segmentu méně než 3U.To má zásadní význam pro opatřit ve schématu, takže parazitických těžby pracovat správně (více blízko layout) v pre-layout simulace.
jde o

 
DZC napsal:

Zdravím všechny,Chci design střídač.

První-line požadavkem je, aby byla zachována stejná pracovního cyklu.

Poté, co jsem se věnovat pozornost?

Bude větší velikosti pomáhají překonat proces chyba?Děkujeme za vaši dobrosrdečný návrh.
 
Ahoj,
Pokud jste simulaci střídač
Připojte výstup s vstupem (fyzicky nebo virtuálně), pak zkuste upravit aspekt dávky až do napětí tohoto bodu (input vázané na výstupu) se rovná VDD / 2
Pak máte stejná síla PMOS a NMOS, bude mít stejné vstupní pracovního cyklu, pokud používáte i několik po sobě střídačů, nebo (1-Duty Cycle) Máte-li lichý počet po sobě jdoucích měničů.
Zkuste to & řekni mi, výsledky
S pozdravem,
Rania

 

Welcome to EDABoard.com

Sponsor

Back
Top