Jak na design ADC, aby ji používat celých 10 bit?

N

nijMcnij

Guest
Zdravím všechny,

Jsem navrhování 10bitů SAR (poplatek přerozdělování) ADC.

rozsah signálu má být převeden, je od 1,65 V až 3,3 V.

v této ADC, já používám 3,3 V jako referenční napětí pro komparátor nebo I přepínač kondenzátory (během bit cyklistika) mezi GND a 3,3.

Přitom jsem tak, že se napětí mezi 0 a 3,3 V na 2 ^ 10 úrovní.

tak jsem ztrácel 2 ^ 5 úrovní, protože můj dosah signálu vstup je od 1,65 do 3,3 V.

Jak mohu design nezbytného ADC, aby bylo pro plné využití 10 bitů rozlišení pro rozsah napětí 1,65 až 3,3 V

mnoho být zavázán

 
Existují dvě možná řešení na Vaši otázku:

1) Použití 1.65V odkaz na místo na 3.3V, pokud máte pěkné a čisté 1.65V on-chip;

2) Vložený vestavěný 2x zapnutý-kondenzátor zisk fázi s Charge-přerozdělování architekturu, aby plně využily 3,3 referenční napětí.

 

Welcome to EDABoard.com

Sponsor

Back
Top