Jak prototyp multi-založena na procesoru SoC (ASIC)?

L

LucienZ

Guest
Vážení, chci se vás zeptat otázky týkající se multi-procesoru SoC prototypování a verifikace.Vidím mnoho SoC čipy přicházejí s více než jedním procesorových jader, např. OMAP3530 obsahuje Cortex-A8 a TMS320DM64 (a mnoho dalších periferií).Chci vědět, jak se TI udělat prototyp takového design?Mají dokonce použít FPGA před layout ASIC?

Dobře výše uvedený příklad snad vypadá příliš comlplex.Teď když chci design duální procesor SoC se třemi nebo čtyřmi vlastní periphrals, první nápad můžu dostat, je použít FPGA čip pro prototypování můj design.Ale teď je problém: co zpracovatelé mám zvolit pro svůj SoC a jak ověřit celý funkčnost systému?

Existuje mnoho soft jádra navrženy pro implementaci FPGA, jako MicroBlaze, Nios a Cortex-M1.Ale myslím, že jejich architektura a instrukční sady nejsou příliš kompatibilní s IPS ASIC procesorem.Teď když chci dokončit SoC (ASIC implementace) se dvěma Cortex-A8 procesory, jak to mohu prototyp můj design s self-navrženy periferií a on-chip propojení?Myslím, že používání MicroBlaze nebo Cortex-M1 není dobrý nápad, ale bude lepší použít Cortex-A8 test čipy nebo takzvaný Soft Macrocell modely?

Doufám, že někdo může sdílet zkušenosti na toto téma ...
Díky moc za Vaši pozornost!
Lucien

 
Poslal jsem vám soukromou poštu, pokud máte zájem, můžeme diskutovat off-line.

Na zdraví,
/ Farhad

 
Citace:

Vážení, chci se vás zeptat otázky týkající se multi-procesoru SoC prototypování a verifikace.
Vidím mnoho SoC čipy přicházejí s více než jedním procesorových jader, např. OMAP3530 obsahuje Cortex-A8 a TMS320DM64 (a mnoho dalších periferií).
Chci vědět, jak se TI udělat prototyp takového design?
Mají dokonce použít FPGA před layout ASIC?
 
Děkuji vám farhada a AdvaRes za odpovědi.Cílovou algoritmus je spojován s stereo vyhovující, tj. umístění dvě kamery jako dvě lidské oči, odhadnout hloubku informace z obrazového páru, a pak interpolovat věrohodný pohled jako převzaté z mezilehlé polohy ... Během hloubka odhad, existuje mnoho pro-vedení s několika údaji závislostí v každé iteraci.Takže si myslím, že má potenciál být velmi paralelně.Algoritmus již bylo provedeno na PC, ale nyní může zpracovat pouze jeden takový pár za jednu sekundu (Pentium IV 3,0 GHz).GPU je mnohem lepší, ale máme nějaké plány jít embedded a ASIC.

Já se nejprve vyhodnotí některé slibné platformy a do prototypování.Pro dosažení nejlepších real-time výkon, implementovat algoritmus přímo pomocí FPGA tkaniny se zdá být jediným řešením.Nicméně řešení MPSoC také přišel do mé mysli, a někteří z našich profesorů a PhD jsou průkopníky v této oblasti (i na architekturách NOC).Po prototypování, možná že také chtějí, aby se ASIC nebo říct ASSP provedení.

Jsem docela novým členem se souvisejícími tématy.Takže bych se chtěla naučit poznatky v této oblasti, jak z akademické a průmyslu.AdvaRes, víš, některé úspěšné produkty SoC (ASIC), které zaměstnává NoC jako propojení?

 
LucienZ napsal:

Děkujeme vám farhada a AdvaRes za odpovědi.
Cílovou algoritmus je spojován s stereo vyhovující, tj. umístění dvě kamery jako dvě lidské oči, odhadnout hloubku informace z obrazového páru, a pak interpolovat věrohodný pohled jako převzaté z mezilehlé polohy ... Během hloubka odhad, existuje mnoho pro-vedení s několika údaji závislostí v každé iteraci.
Takže si myslím, že má potenciál být velmi paralelně.
Algoritmus již bylo provedeno na PC, ale nyní může zpracovat pouze jeden takový pár za jednu sekundu (Pentium IV 3,0 GHz).
GPU je mnohem lepší, ale máme nějaké plány jít embedded a ASIC.Já se nejprve vyhodnotí některé slibné platformy a do prototypování.
Pro dosažení nejlepších real-time výkon, implementovat algoritmus přímo pomocí FPGA tkaniny se zdá být jediným řešením.
Nicméně řešení MPSoC také přišel do mé mysli, a někteří z našich profesorů a PhD jsou průkopníky v této oblasti (i na architekturách NOC).
Po prototypování, možná že také chtějí, aby se ASIC nebo říct ASSP provedení.Jsem docela novým členem se souvisejícími tématy.
Takže bych se chtěla naučit poznatky v této oblasti, jak z akademické a průmyslu.
AdvaRes, víš, některé úspěšné produkty SoC (ASIC), které zaměstnává NoC jako propojení?
 
Ahoj

Může být toto spojení, jsou užitečné.
http://www.altera.com/literature/tt/tt_nios2_multiprocessor_tutorial.pdf
http://www.altera.com/support/examples/nios2/exm-multi-nios2-hardware.html

-
Shitansh Vaghela

 

Welcome to EDABoard.com

Sponsor

Back
Top