Jak simulovat frekvenci odezva PLL

J

jiangwp

Guest
Když máme povrch PLL design, jak jsme simualtion PLL s odpovědí AC. které smyčka by měla být použít pro blízký smyčky nebo otevřená smyčka? Je-li otevřené smyčky se používá tam, kde je otevřeným bodem.
 
[Quote = jiangwp] Když máme povrch PLL design, jak jsme simualtion PLL s odpovědí AC. které smyčka by měla být použít pro blízký smyčky nebo otevřená smyčka? Je-li otevřené smyčky se používá tam, kde je otevřeným bodem. [/Quote] Pokud máte stále problém, pošlete mi a budu se snažit, aby vám pomohl. jde, ..
 
Nikdo nebude dělat tuhle práci. Normálně lidé používají formular na calcultae reakci AC PLL. Nebo při pohledu na plot fázový šum, můžete odhadnout šířku pásma a AC odpověď.
 
Můžete použít matlab na to. Ale to je jen transfer funciton analýzy, nikoliv reálné simulaci obvodů na úrovni
 
Doufám, že to může být užitečné pro vás. Podívejte se na přiložený soubor. Pokud někdo najdete chybu, neváhejte žádné suggeset ke mně. Díky. Hodně štěstí!
 
můžete použít Verilog, nebo MATLAB pro tento problém, pokud se snažíte, aby vaše návrhu systému a zkuste Národní-1001 a-885
 
Stejně jako tip, měli byste být při pohledu na dynamiku smyčky navrhnout PLL první, ani poslední.
 
Měli byste model PLL v doméně S. Pak můžete využít Matlab nebo Hspice k simulaci ve fázi a překmit. VCO: Kvco / S PFD + CP: Ip/2/π loop filtr: F (S) závisí na typu filtru smyčky divier: 1 / N Yibin.
 

Welcome to EDABoard.com

Sponsor

Back
Top