Jak vytvořit wire_load_model?

W

wllee

Guest
Ahoj, každý subjekt:
Ví někdo, jak vytvořit drátu zatížení model?Jaký druh nástrojů může vytvářet?
Díky

wllee

 
Pokud chcete dostat 'více' přesnost vést drát-zatížení, musíte mít rozložení databáze.Přestože drát-zatížení není přesnost.

Můžete použít "Planet" v Avant!(Synopsys) nebo "SPC" (kadence) nebo "PC" (Synopsys).

Zkontrolujte to ~

 
Jako designéři, my prostě vytvořit CWLM (Customer WLM) pro naši vlastní čipy.WLMs jsou tvořeny prodejci knihovny.Když CWLM / WLM, pomocí máme použít methdology na odkaz-na-layout, takže můžeme použít PrimeTime s SPEF z StarRC (tohle je přesný), nebo P & R nástroje.V VDSM jsme apt použít fyzické sythesis nebo fyzické založené na znalostech sythesis methdology, nástroje jako fyzikální kompilátor (Synopsys) nebo First Encounter (Cadence), ale nemusí CWLM anymore.

 
V soc setkat prostředí, nejprve extrahovat parasitics na cestě.pak generat zatížení drátu Model
1.Chcete-li generovat zatížení modely drát, zvolte
Načasování Vytvořit Wireload Model.

 

Welcome to EDABoard.com

Sponsor

Back
Top