LPC sběrnice

Z

Zhane

Guest
Im snaží bus LPC rozhraní pro záznam autobusové dopravy v důsledku stisknutíkláves.

Im pomocí CLK od autobusové LPC jako můj proces hodiny.Ale zdá se, že LFRAME # signál je vždy vysoká a nikdy klesnout nízká.

Im pomocí I / Os na Spartan 3e FPGA dělat sondáže.

Má někdo představu, co mohu dělat?

 
Uveďte, prosím, načasování schémata autobusu transakcí, tj. číst a psát cyklus autobusu.

 
Hodiny této sběrnice běží na 33MHz.

Já jsem přemýšlel, jestli im pomocí správné I / O s právem nastavení sondy je

Jsem pomocí LVTTL, výchozí jednotku a výchozí zabil na sondě
Omlouváme se, ale musíte přihlásit a prohlížet tuto přílohu

 
Můžete si ověřit signálů v DSO.Odběr vzorků jiné signály na tachometru LPC náběžnou hranu neměli nechat ujít žádný stát.

Pokud chcete začlenit periferní na LPC, pak musíte provést vrstvu MAC v FPGA.To vyžaduje, aby do hloubky inderstanding protokolu.

 
ERM co je DSO?

I vzorek je na náběžnou hranu na autobus LPC, ale nejsem si jistý, co se děje, ale výstupní hodnoty doesnt Zdá se, že právo směsí

 
DSO = digitální paměťový osciloskop,
alias staré dobré CRO (= katodové osciloskopu)<img src="http://www.edaboard.com/images/smiles/icon_neutral.gif" alt="Neutrální" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top