můžeme použít chipscope jako replaement pro logický analyzátor

S

s3034585

Guest
Ahoj kluci
Mám PCI jádro a některé logiku realizovat v mé FPGA.tam je nějaký druh paměti overwritting problém, takže chci ladit to.nějaké odpadky hodnota je psaný na konkrétní adresu.Nevím, odkud to přichází.Při testování se v simulaci to dosnt vykazovat žádné odpadky hodnotou v písemné formě.dává přesný výsledek podle logiky.tak se snažím ladit tohoto problému.
I dont mít logického analyzátoru.Takže můžu použít chipscope za to.Pokud ano, jak mohu použít.Prosím, dejte mi vědět.Díky
Tama

 
ano!
Můžete použít ChipScope Pro Váš design, ale Chipscope potřeba blok paměti Xilinx FPGA pro ukládání dat, můžete nastavit spoušť v FPGA s chipscope

zkuste tento odkaz
http://www.xilinx.com/ise/optional_prod/cspro.htm

 
chipscope je software od firmy Xilinx, a musíte mít logické analyzátory připojit.Nemůžete Chipscope sám pro Váš účel

 
ikru26,

Nemyslím si, že Vaše připomínky jsou správné.

Chipscope je třídit jako logického analyzátoru.Nejvíce nevhodné je, že budete muset re-zkompilujte design, a někdy se zlomí načasování.Druhý než aby, chipscope se chová stejně jako logického analyzátoru.Nemusíte skutečně potřebují logiku analyer vidět výsledek chipscope.Zobrazuje průběh ve vašem PC.

 
ikru26 napsal:

chipscope je software od firmy Xilinx, a musíte mít logické analyzátory připojit.
Nemůžete Chipscope sám pro Váš účel
 
Ale myslím, že spouštěcí podmínky jsou omezeny v chipscope.jakož i zachycování hodiny musí být vnitřní FPGA hodiny.takže někdy měření nejsou správné a přesné srovnání s logikou analyer.

Také BRAM je dalším limitujícím faktorem.

 
Ano, odchyt hodiny je také problém, ale myslím, že můžete získat vysokorychlostní hodiny od PLL v FPGA, například, je-li váš systém práce na 50MHz, můžete použít 100MHz nebo více vyšší hodiny od PLL použití jako zachytit hodiny.

 
heloo
to u hav PCI kód do verilo / VHDL ..
může u pošlete mi na swappy.best (at) gmail.com.
nebo cokoliv věc, která vás hav související s PCI mostu ....
její mé acadamic projektu

 
Mám problém s chipscope.I nejsem schopen se podívat na nějaké signály (které jsem třeba analyzovat), i když je synthesied celý program.(Jako když jsem se jít na úpravu spojuje části, nemohu najít nějaké signály, že okno, kde musíme slect pro spuštění účelu.). Může mi někdo říct proč .. a jak to mohu vyřešit tento problém.

 
Stačí pouze změnit Zachovat hierarchii možností v XST vlastnosti na Ano nebo měkký a uvidíte své signály.

 

Welcome to EDABoard.com

Sponsor

Back
Top