M4A5 třicet dva třicet dvaina CPLD mříže

P

plsiu

Guest
Vážení,
Já jsem za použití systému ispVMR ke stažení bit stream souboru do M4A5 CPLD zařízení, ale já používám Xilinx paralelní download JTAG kabel, ale vždy ukazuje nemůže detekovat zařízení.Myslíte si, thik jejich zavádění kabel není compatiable používat?

Díky moc
plsiu

 
Ahoj,

Vím, že Xilinx není tak flexibilní jako mříže, pokud jde o programování.Stáhněte si Příhradové kabel a ispVM vidí jiná zařízení, stejně jako M4A5.Problém může být také, že používáte ke stažení Xilinx kabel se softwarem mříž.Je možné, že neslučitelnost lze nalézt zde.

Jde o

 
Použil jsem, že CPLD před bez problémů.

Pomocí kabelu Xilinx je nejpravděpodobnější příčinou problému máte.Ačkoli většina DL kabely (dongles) tyto dny jsou dost podobné (všichni používat jednoduchý buffer, stejně jako 74 ** 244) mají mírně odlišné připojení na paralelní port.Navrhuji stavební jedno, oni jsou docela rovný-dopředu.

Nemohl jsem si dovolit koupit (čti někde jeho $ 50) a já jsem měl velký problém najít schéma pro mříž kabel DL, což IMO by měly být mimo zdarma (např. Altera, Xilinx, atd..) Naštěstí někdo na tomto fóru byl tak laskav, aby mi s tím.

Můžete vynechat 'reset', 'ispEN', a 'JTAG' řádky, a 74HC00, protože nejsme zabývá 'ispEN' zařízení, jen JTAG ten, který je co MACH4A5 použití.

Nemám méně než 6 (!) Schémata pro mříž kabelu, všechny jsou různé, a používat různé kolíky na port tiskárny.I * myslím * To je ten jsem použil.Pokud nemůžete udělat jednu, pak budu snažit a post modifikace pro 'Xilinx' kabel, takže můžete přepínat kabel pro programování xlinx, a mříž zařízení.Pokud se nemůžete dostat to schéma funguje, budu zpětně analyzovat, co jsem se (ztratil vzory jsem udělal).

Hodně štěstí, a sorry, jestli to není moc pomoci, jen jsem chtěl psát co nejvíce info je to možné, abyste nemusel držet vysílání replys.BuriedCode,

Ps.I když jsem postavil to, a ispVM 'říká' to funguje, jsem se ještě dostat jakýkoli projekt, moje práce

<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="Smutný" border="0" />

ale já si nemyslím, že je to kvůli kabelu DL, jen můj hrozný deska design,
Omlouváme se, ale musíte přihlásit a prohlížet tuto přílohu

 
Ahoj,

JTAG je standard, ale každý prodejce používat vlastní kabely a konektor mapování.

Také různé kabely mají různé inducatance, kapacitní a timming parametrů.Vstupní a výstupní logické úrovně jsou také důležité esspecially v 3.3V a 5V smíšené konstrukce.

Programovací software přebírá některé časové parametry a appropraite úrovni konverze li všechny tyto podmínky nejsou splněny nebudete detekovat čip s programování software.

 

Welcome to EDABoard.com

Sponsor

Back
Top