Napájení analýzu pomocí Synopsys DC

V

vivek_p

Guest
Může někdo vysvětlit postup krok za krokem pro nalezení dynamické a úniku moc designu pomocí Synopsys DC
 
Si můžete spočítat únik energie pomocí příkazu report_power. Ale Dynamic Power výpočtu se unaccurately. Dynamická energie závisí na pracovním režimu, který používáte. Například, pokud jste modelování některé aritmetické operace výsledek může být odlišný od vypočítané logické operace. Pro přesnější měření dynamickou sílu, měli byste udělat následující kroky: 1. Získejte SDF soubor (backend netlist obsahuje RSPF informace) 2. simulovat netlist s SDF a vytvářet VCD souboru. Hodinové frekvence by měly být stejné jako v DC. 3. převést VCD do 4 SZIF. SZIF si soubor a report_power Obvykle, vypočtená hodnota se liší od vypočtené bez VCD a simulace. A je dobré korelaci s čipem.
 
lze spočítat únik energie pomocí příkazu report_power. Ale Dynamic Power výpočtu se unaccurately. Dynamická energie závisí na pracovním režimu, který používáte. Například, pokud jste modelování některé aritmetické operace výsledek může být odlišný od vypočítané logické operace. Pro přesnější měření dynamickou sílu, měli byste udělat následující kroky: 1. Získejte SDF soubor (backend netlist obsahuje RSPF informace) 2. simulovat netlist s SDF a vytvářet VCD souboru. Hodinové frekvence by měly být stejné jako v DC. 3. převést VCD do 4 SZIF. SZIF si soubor a report_power Obvykle, vypočtená hodnota se liší od vypočtené bez VCD a simulace. A je dobré korelaci s čipem.
Děkuji! Chci vědět, jak můžu převést VCD do SZIF, se kterou TOOL a CMD? Bylo mi řečeno, že VCS může udělat,. Ale já prostě pre-a post-sim sim s NCVerilog VCS nebo Modelsim. Ještě jednou vám děkuji!
 

Welcome to EDABoard.com

Sponsor

Back
Top