P
puppet.rhapsody
Guest
Ahoj, všechny
Snažím se design vstupní obvod pro ADC.ADC1173 je již vybrán pro náš design.Chcete-li získat stabilní referenční napětí na čipu, obvod níže uvedené se navrhuje.Důvodem podle spec.list, bylo, že tato operace-zesilovač obvodu má nízkou impedanci zdroje, což snižuje možný hluk.Než jsem se do toho pusťte a slepě následovat navrhl schéma zapojení, jsem se snažil porozumět provozní princip je první.Bohužel to nefunguje dobře.
Moje hlavní otázka by byla ...
1.se op-amp, LMC662, fungují jako jednoduchý buffer, i když má to BJT připojen na výstup uzlu?
2.Jaký by měl být výstupní napětí op-amp, přes 100 ohmů registor před BJT?
Nemám přístup ke spolehlivým simulační program s dobrou knihovnu, takže nemůžu věřit ty, které jsem se snažil.
Jsem junior inženýr v co-op a stále učí.Jakékoliv intuitivní radu by bylo opravdu ocenil.
S pozdravem,
YUI
Omlouváme se, ale musíte přihlásit a prohlížet tuto přílohu
Snažím se design vstupní obvod pro ADC.ADC1173 je již vybrán pro náš design.Chcete-li získat stabilní referenční napětí na čipu, obvod níže uvedené se navrhuje.Důvodem podle spec.list, bylo, že tato operace-zesilovač obvodu má nízkou impedanci zdroje, což snižuje možný hluk.Než jsem se do toho pusťte a slepě následovat navrhl schéma zapojení, jsem se snažil porozumět provozní princip je první.Bohužel to nefunguje dobře.
Moje hlavní otázka by byla ...
1.se op-amp, LMC662, fungují jako jednoduchý buffer, i když má to BJT připojen na výstup uzlu?
2.Jaký by měl být výstupní napětí op-amp, přes 100 ohmů registor před BJT?
Nemám přístup ke spolehlivým simulační program s dobrou knihovnu, takže nemůžu věřit ty, které jsem se snažil.
Jsem junior inženýr v co-op a stále učí.Jakékoliv intuitivní radu by bylo opravdu ocenil.
S pozdravem,
YUI
Omlouváme se, ale musíte přihlásit a prohlížet tuto přílohu