pls vysvětlit tento okruh

I

Indický

Guest
prosím vysvětlete mi, co každé složky v tomto obvodu slouží pro
Thanks: D
Omlouváme se, ale musíte přihlásit do zobrazení tuto přílohu

 
toto je samostatně zaujatý CE zesilovacím obvodem.u vidět kompletní vysvětlení základních elektroniky do malvino nebo Milman a halkias

 
toto je stanovena zaujatost společný emitor nastavení zesilovače.rezistory se používají k zaujatosti tranzistoru na jeho provozního režimu.kondenzátory C1 a C3 jsou používány pro izolaci zaujatost DC jedné fáze do druhé.C2 je usd obejít odpor R3 při analýze AC.aby zisk zesilovače větší.

 
Je to založeno BJT zesilovače, který R1 & R2 poskytuje zkreslení napětí, aby zajistily vstup bez zkreslení, a zisk je o beta 1, beta verze je npn tranzistoru parametr.

 
Pokusím se vám pomoci

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />

prosím Opravte mě, jestli existují nějaké chyby ..

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />je to společný emitor konfigurace, je použít k zesílení vstupního signálu, tranzistor má dvě funkce, pro zesilování a přepínání, je konfigurace tranzistoru nazývají společným emitorem a použít pro doplnění vstupního signálu.

zesílit signál, musíme najít klid jeho provozu od jeho zatížení linky, takže musíme zaujatosti tranzistoru, z konfigurace, je to dělič napětí zkreslení (R1 a R2 dělič napětí), C1 a C3 je spojovacím kondenzátoru na pár signál, C1 pro připojení vstupních signálů na BJT třeba zpřesnit, a C3 spojky zesílené signál v závislosti na zatížení.C2 pracovat jako průkaz do kondenzátoru na které projdou střídavého signálu na zem z emise, takže je to jen obecný znečišťovatelem, kondenzátor průchodu střídavého signálu a blokovat DC signál, Rc a Re použít k určení její nečinnost při zatížení linky, avšak je parametr nazývá r'e, r'e = 25mV/Ie, je to odpor vůči střídavého signálu uvnitř BJT, r'e závisí na teplotě, je zesílený signál zisk omezen Vcc.

můžeme najít klid od find ICQ a vceq na střídavé zatížení linky, tak výstupní signál nebude mít žádné zkreslení.Najít ICQ a vceq na ac zatížení linky, potřebovali bychom analyzovat ji na DC analýzu, a pak ac analýzy.když jsme se zjistit, o nečinnost při zatížení linky, je to jako bychom zjistit odpor mezi kolektorem a emitorem

stanovení nízkých frekvencí odříznout musíme znepokojení nad C1, C2 a C3 pro vysoké frekvence odříznout musíme znepokojení nad vnitřním kapacitní tranzistoru ..

vstupní impedanci společným emitorem konfigurace, pokud je nižší v porovnání s třídou B nebo AB nebo společný kolektor zesilovač a výstupní impedance je příliš vysoká, ale napětí zisk společného kolektoru je vysoká, takže je vždy v první fázi zesilovače jako řidič, a to třeba vyrovnávací fázi pak ..

Doufám, že vysvětlení, může vám pomoci

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />
 
CKT je samostatně zaujatý ce zesilovacím obvodem.veškeré elektroniky kniha vám pomůže o tomto okruhu

 
zhi_yi napsal:

...
ale napětí zisk společného kolektoru je vysoká, takže je vždy ...

 
Ano, chyby, děkuji vám za opravy mě

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top