S
s3034585
Guest
Ahoj kluci
Snažím se, aby simulovaly datová sběrnice pomocí hyperlynx.16bit sběrnice pochází z MCU (66Mhz), pak buffer, FPGA, FLASH, CLD, Level překladatelů.buffer je Tri státní bi-řídící.když i zatížení ibis soubor pro buffer je dosnt show možnost, aby jako podklad při FPGA je hnací datovou sběrnici a MCU je čtení dat.
mohu simulaci naopak, když MCU jede autobus a psaní do FPGA, FLASH, CPLD.nemá někdo vědět, jak nastavit buffer jako indput a simulovat autobus při jízdě FPGA je to.
díky
Tama
Snažím se, aby simulovaly datová sběrnice pomocí hyperlynx.16bit sběrnice pochází z MCU (66Mhz), pak buffer, FPGA, FLASH, CLD, Level překladatelů.buffer je Tri státní bi-řídící.když i zatížení ibis soubor pro buffer je dosnt show možnost, aby jako podklad při FPGA je hnací datovou sběrnici a MCU je čtení dat.
mohu simulaci naopak, když MCU jede autobus a psaní do FPGA, FLASH, CPLD.nemá někdo vědět, jak nastavit buffer jako indput a simulovat autobus při jízdě FPGA je to.
díky
Tama