pomozte mi s návrhem multiplexer pomocí SCL

G

gawad

Guest
při navrhování multiplexer pomocí SCL, výstup první etapy je nízké napětí swing & je blízko Vdd, jak může být použit jako vstup do další fáze, tj. jak pro výkon vysokých a nízkých státy učiní řízené mos ON , není určující jednu cestu pro současný!

Také, jak převést z OSB na CMOS?

 
SCL je sourec vázanou logika, který je také nazýván CML (současný režim logika).Můžete umoľňuje CML v edaboard.

 
SCL: Source Spolu Logické

Tato rodina obvodů používá běžné řízení v zájmu dosažení požadovaných logických funkcí.Nejdůležitější preference logiky OSB je snížené napětí, swing a že jsou rozdílné.Od toho přicházejí: vyšší rychlost, lepší spektrální čistotu, nižší hlučnost.

Nevýhodou konstrukce je kontinuální cuurrent spotřeby, což činí těžší pomocí stand-by režimu.

 

Welcome to EDABoard.com

Sponsor

Back
Top