potřebovat pomoc asi design LVDS

E

engronger

Guest
Jsem navrhování LVDS vysílače po 's papír Andrea <LVDS I/O rozhraní Boni pro Gb/s-per-Pin Provoz v 0.35-um CMOS>.a mají nějaký problém, nemůže pochopit, musí někdo dát velkou pomocí. Díky moc
papír a image musím používat vidět následovat.Můj problém je asi obr. 2.
1: Jaký je limit na Rc a Cc?hwo, aby jejich hodnota?

2: Autor učinit Ra a Rb = 100k, jak realizovat tak velký odpor?

3: Najdu VCM 's hodnotou jsou stále větší a větší, vstup dávám je puls, že proud 2Gb / data.Nemohu pochopit, že?

4: pro lepší signál integrity, jsme připojit SZP mezi MU, ML na D a S. Pak jsem si otázku, jsou čepice mít nějaký limit?

5: Všichni víme, oponování musí odpovídat řádek 's impedance.Tak co je to znamená?pro 50ohm 's linka inpedance, je to tedy M1 ~ M4 Ron = 50ohm, pokud je to v pořádku, tak proč tam je RT-T?Díky moc
newsun

http://www.edaboard.com/viewtopic.php?p=558668 # 558668Přidáno po 5 minutách:když chci dát papír, je to vždycky říká, že "
Omlouváme se, ale tento soubor byl již vyslán!Lepší zkopírujte a vložte tento odkaz do svého post, kde soubor je umístěn stejný:
http://www.edaboard.com/viewtopic.php?p=558668 # 558668

"engronger napsal:

Jsem navrhování LVDS vysílače následující s interface Andrea Boni 'papír <LVDS I/O pro Gb/s-per-Pin Provoz v 0.35-um CMOS>.
a mají nějaký problém, nemůže pochopit, musí někdo dát velkou pomocí. Díky moc

papír a image musím používat vidět následovat.
Můj problém je asi obr. 2.

1: Jaký je limit na Rc a Cc?
hwo, aby jejich hodnota?2: Autor učinit Ra a Rb = 100k, jak realizovat tak velký odpor?3: Najdu VCM 's hodnotou jsou stále větší a větší, vstup dávám je puls, který 2Gb / s datového toku.
Nemohu pochopit, že?4: pro lepší signál integrity, jsme připojit SZP mezi MU, ML na D a S. Pak jsem si otázku, jsou čepice mít nějaký limit?5: Všichni víme, oponování musí odpovídat řádek 's impedance.
Tak co je to znamená?
pro s 50ohm 'linka inpedance, je to, že tedy M1 ~ M4 Ron = 50ohm, pokud je to v pořádku, tak proč tam je RT-T?Díky moc

newsunh ** p: / / www.edaboard.com/viewtopic.php?p=558668 # 558668
 
Pokusme se odpovědět na část položek.

1: Jaký je limit na Rc a Cc?jak dát svou hodnotu?
Rc-CC je pro stabilitu v běžném režimu zpětné vazby, co musíte udělat analýzu stability (loop analýza) pro optimalizaci hodnoty Rc-CC.

2: Autor učinit Ra a Rb = 100k, jak realizovat tak velký odpor?
Myslím, že vám procesu budou některé vysoké odolnosti Res list, můžete jej použít, nebude konzumovat velké ploše.

3: Najdu VCM 's hodnotou jsou stále větší a větší, vstup dávám je puls, že proud 2Gb / data.Nemohu pochopit, že?
To znamená, že váš společný režim zpětné smyčky není stabilní, můžete měnit Rc a Cc pro lepší stabilitu

4: pro lepší signál integrity, jsme připojit SZP mezi MU, ML na D a S. Pak jsem si otázku, jsou čepice mít nějaký limit?
oni samozřejmě nějaké hranice.Pokud je příliš velký, nebude mít vliv na nastavení času.

5: Všichni víme, oponování musí odpovídat řádek 's impedance.Tak co je to znamená?pro 50ohm 's linka inpedance, je to tedy M1 ~ M4 Ron = 50ohm, pokud je to v pořádku, tak proč tam je RT-T?
Útěk zápas linky impedance, signál bude mít dobrý integrity.You nemůže snadno ovládat Ron M1 ~ M4 stejné 50Ohm, nejlepší způsob, jak je to s ukončena Pasivní odpor, myslím.

 
Ahoj Newsun, podle mne 4 ur LVDS design zpočátku u don t potřebovat 2 striktně odkazují této knize, nejprve pokusit navrhnout jednoduchý LVDS s řádnou specifikací (podle ANSI normy striktně (speciálně v běžném režimu & diferenční rozsah by měl ležet v rozmezí stanoveném v normách ), také tranzistory velikost LVDS je velmi velmi velké proto proudové zrcadlo násobení poměr bude vysoká, správné modelování přenosového kanálu, ochranu před ESD & lepení obložení je třeba v průběhu simulace, po dosažení všech těchto rozšířit ur design 4 proudových zrcadel zpětnou vazbu. & V poslední pro řízení těchto velkých spínacích tranzistorů na LVDS nezapomeňte dát střídač řetězce (tím, že zvažuje řádné fanout v ur technologie)

 
engronger napsal:5: Všichni víme, oponování musí odpovídat řádek 's impedance.
Tak co je to znamená?
pro s 50ohm 'linka inpedance, je to, že tedy M1 ~ M4 Ron = 50ohm, pokud je to v pořádku, tak proč tam je RT-T?

 
Za prvé, děkuji všem vaši pomoc, zejména chang830, vy jste tak dobrosrdečný odpovědět na všechny quesetions zde. díky moc
h ** p: / / www.edaboard.com/viewtopic.php?p=558668 # 558668
To je odkaz na dokument jsem používal na edaboard

Vážení chang830, můžete odpovědět mi mnoho pomáhá, ale mám ještě něco, co nemůže pochopit. Mohl bys mi dát víc vysvětlit?
Pokusme se odpovědět na část položek.

1: Jaký je limit na Rc a Cc?jak dát svou hodnotu?
Rc-CC je pro stabilitu v běžném režimu zpětné vazby, co musíte udělat analýzu stability (loop analýza) pro optimalizaci hodnoty Rc-CC.
~~~~~~~~~~~~~~~~~~~~~~~~~~~
Jak víte, vstup signálu je digitální signál, měl by být velký singal analýzy.pak, jak to udělat analýzu stability? (já používám kadence spektrum)

3: Najdu VCM 's hodnotou jsou stále větší a větší, vstup dávám je puls, že proud 2Gb / data.Nemohu pochopit, že?
To znamená, že váš společný režim zpětné smyčky není stabilní, můžete měnit Rc a Cc pro lepší stabilitu
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
Děkuji vám, když jsem se zvýší R slouží k výpisu společné napětí (RA a RB), to je lepší. (ale pořád nechápu, proč,

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />

)

4: pro lepší signál integrity, jsme připojit SZP mezi MU, ML na D a S. Pak jsem si otázku, jsou čepice mít nějaký limit?
oni samozřejmě nějaké hranice.Pokud je příliš velký, nebude mít vliv na nastavení času.
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
en, jak mohu vědět, nastavení času?jak simulovat to?

5: Všichni víme, oponování musí odpovídat řádek 's impedance.Tak co je to znamená?pro 50ohm 's linka inpedance, je to tedy M1 ~ M4 Ron = 50ohm, pokud je to v pořádku, tak proč tam je RT-T?
Útěk zápas linky impedance, signál bude mít dobrý integrity.You nemůže snadno ovládat Ron M1 ~ M4 stejné 50Ohm, nejlepší způsob, jak je to s ukončena Pasivní odpor, myslím.
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
Problém je v tom, že Ron M1 ~ M4 není velký, protože práce na triode rozsah, a proto tak velký, W / L, impedance by být jen několik set ohmů.pokud se současně připojit rezistor 100 ohmů, podle mého názoru, oponování by být malý, než 50Ohm.stále nemají dobrý zápas.Přidáno po 4 minutách:na anilkoul:
Dávám odkaz na svoje téma, je způsob, jak knihu o edaboard.
protože tam alread má jednu, nemohu nahrát znovu

h ** p: / / www.edaboard.com/viewtopic.php?p=558668 # 558668S pozdravem
a možná budeme mít lepší diskusi

newsunPřidáno po 8 minutách:Děkujeme za vaši radu, Ravi Dixit

teď mám dokončit architektura (stačí následovat nějaký papír, a nemají dobré pochopit, o, takže je jich tolik problém

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />

)

Největší problém pro mé vysílač je modelové řady, moje linka model je gived do přátel (nevyužije ne pro LVDS), i vždycky pocit, že není vybaven můj systém.

S pozdravem

newsunPřidáno po 7 minutách:Vážení orbb
jste řekl,
"Ron ze dne M1 ~ M4 je velká v tomto případě. Impedance hledá do M3, M4 zdroj již není 1/gm kvůli velkému kanalizace resistanceThe Ron z M1 ~ M4 je velká v tomto případě. Impedance hledá do M3, M4 zdroj již není 1/gm kvůli velkému odporu kanalizace
~~~~~~~~~~~~~~~~~~~~~
Nemohu souhlasit s vámi Možná
od M1 ~ M4 práci v rozsahu triod, 1/gds není stále tak velký, takže impedance hledá do M3, M4 již není 1/gm, ale 1/gm paralelně s 1/gds, to znamená, impedance změny menší.a protože velmi larege w / L, r0 je poměrně malý.jsou souhlasíte?

S pozdravem
newsun

 
Ahoj,
Pls.viz můj komentář.

Jak víte, vstup signálu je digitální signál, měl by být velký singal analýzy.pak, jak to udělat analýzu stability? (já používám kadence spektrum)

Ano, vstupní signál je velký signál.Ale AC smyčky analýza také poskytuje informace o smyčku stability.Myslím, že to funguje ve velkých signálu stavu, ale OT je OK pro vás udělat malou analýzu signálu pro kontrolu stability.

en, jak mohu vědět, nastavení času?jak simulovat to?

Uzel budou silně modulován v případě, že SZP je malý.Je snadné nastavit, že se monotoring přechodové křivky.

Problém je v tom, že Ron M1 ~ M4 není velký, protože práce na triode rozsah, a proto tak velký, W / L, impedance by být jen několik set ohmů.pokud se současně připojit rezistor 100 ohmů, podle mého názoru, oponování by být malý, než 50Ohm.stále nemají dobrý zápas.

Můžete to udělat simulace investiagate výstupní impedance zjistit, jestli je to sto ohm.Domnívám se, že není dobrý nápad s tranzistorem MOS jako impedance zápas, protože se pohybuje mnohem versus PVT.

Díky

 

Welcome to EDABoard.com

Sponsor

Back
Top