A
Analog_starter
Guest
Ahoj všem, mám simulovaný LDO je otevřené smyčky odezva frekvence (přerušení smyčky na Vfb s AC vstup), a našel jeho zisk byl o-40dB @ DC. Chyba zesilovač je dvoustupňový op s otevřenou smyčkou zisk 65dB @ DC, ale zisk sníží na-40dB, jakmile přidá sílu PMOS tranzistor do smyčky. Moje otázky jsou: 1.Should smyčka bude stabilní, protože otevřené smyčky zisk je vždycky nižší než 1? 2.But bude LDO výkon je velmi špatná? 3.Why to také může výstup správnou hodnotu (3,3 vstup výstup 2.5V), kdy otevřené smyčky zisk je menší než 1? 4.How mohu optimalizovat tento curcuit? 5.Pokud LDO je výstup 2.5V, musím upravit tak, aby přesné hodnoty v případě, tt 25C? 2.52v je také v pořádku? 6.I simulovaného startu věci, a našel své konečné stabilní výstup není 2.5V při zapnutí bez ohledu na několik sekund nano (výstup je asi 2.8v) nebo několik mil sekund (výstup je asi 1,8 V). Je to znamená, že existují některé problémy, na startu curcuits? Díky moc! S pozdravem Analog_starter