proč zámky jsou využívány pro CMOS komparátor design

A

abeybaby

Guest
FLASH ADC je dosaženo použitím vysokorychlostní komparátor ..

má 3stages, předzesilovač, zámek / buffer ...

předzesilovač je pro zisk (alespoň povinné) a frekvence odpovědí (většinou) ...

proč používat zámků / flipflops v následující fázi ..

 
Myslím, že zámky způsobit pozitivní zpětnou vazbu a zvýšit rychlost.

 
pozitivní zpětnou vazbu, pokud je použita tzv. regenerativní petlice ...skutečným důvodem využívání západky je, že pro úsporu energie je všeobecně komparátor vypnut během jedné fáze většinou pomocí MOS ovládané hodiny, které otevírají obvody komparátoru z Vdd nebo Gnd ...takže pokud produkce směřuje do společného režimu napětí nebo dodávek kolejnic v této fázi pak bude problém v další fázi (pokud existuje) z důvodu zpoždění příletu platí především pro vstupní napětí režimu běžný případ, kdy by mohla vést k metastabilní stav ...takže západka slouží k držení, kdy je výstup komparátoru odpojen ....

 

Welcome to EDABoard.com

Sponsor

Back
Top