S
socware
Guest
Ahoj,
Jsem absolvent student, a já jsem byla na návrh
1. Usnesení 1-bit sigma-delta ADC, jak můj projekt.
Byl jsem vybaven operačním Transc.Ampli (OTA):
Statické Spotřeba energie = 4,6458 mW,
DC zisk = 60 dB,
ω-3 dB = 476.6KHz,
Fáze Rozpětí = 56,427 dB (125 stupňů)
Výstup houpačka = 687,304 mV
Vstupní Ofset napětí = 4.693 UV
a komparátor: offset = 30mV
Úkolem je navrhnout SC integrátor a flash 1bit ADC a
1-bit DAC. Tento filtr decimation bude prováděna pomocí MATLAB / Simulink
Specifikace:
A / D převodník musí poskytovat nejméně 50 dB SNR (odstupu signálu od šumu) po signálu 100kHz pásma.
Technologie: 0,18 um CMOS UMC
Napájecí napětí: 1,8 V
Minimální vzorkovací frekvence: 64 MHz
Diferenciální Vstupní rozsah: 1Vppd
Power dissipace: méně než 30mW
prosím, může mi někdo příručku, jak postupovat, a také pokud někdo nějaké proniknutelný příklady.
Díky
Jsem absolvent student, a já jsem byla na návrh
1. Usnesení 1-bit sigma-delta ADC, jak můj projekt.
Byl jsem vybaven operačním Transc.Ampli (OTA):
Statické Spotřeba energie = 4,6458 mW,
DC zisk = 60 dB,
ω-3 dB = 476.6KHz,
Fáze Rozpětí = 56,427 dB (125 stupňů)
Výstup houpačka = 687,304 mV
Vstupní Ofset napětí = 4.693 UV
a komparátor: offset = 30mV
Úkolem je navrhnout SC integrátor a flash 1bit ADC a
1-bit DAC. Tento filtr decimation bude prováděna pomocí MATLAB / Simulink
Specifikace:
A / D převodník musí poskytovat nejméně 50 dB SNR (odstupu signálu od šumu) po signálu 100kHz pásma.
Technologie: 0,18 um CMOS UMC
Napájecí napětí: 1,8 V
Minimální vzorkovací frekvence: 64 MHz
Diferenciální Vstupní rozsah: 1Vppd
Power dissipace: méně než 30mW
prosím, může mi někdo příručku, jak postupovat, a také pokud někdo nějaké proniknutelný příklady.
Díky