protihodnotě detekce pomocí hrany

S

ssudhasa

Guest
Ahoj
Mám problém:

Otázka:
4 bit binární čítač (0 až 3), počítá krocích 0 - 15 hodinami domény.
nyní počítat musí být sděleny jiné doméně Hodiny Hodiny B pomocí detekčních obvodů okraj.

Jaký bude ciruit bude používat pro detekci počítat 2-3.&
Jaký bude ciruit bude používat pro detekci počítat 15-0.Možnosti jsou:

(1) čtyři bit čítač (clockA) -> bit (2) nebo GATE bit (3) ---> negativní detekce hran obvodu -> 4 bit čítač (hodiny B)

(2) Čtyři bit čítač (clockA) -> bit (2) nebo GATE bit (3) ---> pozitivní detekce hran obvodu -> 4 bit čítač (hodiny B)

Díky předem.

 
Nemyslím jasně vidět, čeho chcete dosáhnout.V obecném případě, konzistentní přenos hodnot přes pult hodiny domény hranice vyžaduje šedé kódování, typicky používá např. v projektech FIFO.

 
Ahoj,

Díky za odpověď.

Moje otázka je:
když mám komunikovat počtu 4 bit v rozporu s jinými hodinami domény, domény.
follong obvod je optimální pro detekci 15-0
Nebo to by mělo být zjištění, které představuje v AND GATE.
Omlouváme se, ale musíte přihlásit a prohlížet tuto přílohu

 
?

Co si přesně rozumí se komunikovat počítat?Chcete-li signál přetečení, b3 negedge je dostačující, co je účelem B2?

 
Dobře!, která je pro 15 -> 0 detekce.

Ale pro hraběte 2-3?

0000
0001
0010 2
0011 3
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111

 

Welcome to EDABoard.com

Sponsor

Back
Top