E
Elephantus
Guest
Jsme stavební paměťové sběrnice rozhraní mezi Atmel ATmega103 LC a Spartan II FPGA.ATmega má asynchronní externí paměťové rozhraní s multiplexní nižší adresa / data autobusu.
Jak se naše hodiny frekvence zdroje nestačí řídit vnitřní FPGA DLL znásobit externí hodiny zdroj, a adresu, ATmega západka umožní signál je příliš krátká na to záruka, že adresa bude taktovaný do vnitřního DFF to, ALE-řízený zámek byl slouží k vzorek celé adresu v FPGA, a západkou adresa byla synchronizována později.
Nicméně, pro neznámý důvod, proč teď, bus tvrzení pravidelně vyskytuje v FPGA pro konkrétní zápis stavu.Co je záhadný více než autobus tvrzení je to, že nepravidelné stav autobusu dostane západkou na adresu západku.XST syntetizuje západku jako padající-okraj řízený DFF s ALE jako hodiny zdroj.
Linka ALE je neaktivní v době autobusu tvrzení, takže je to zaráží, jak nepravidelný stát od autobusové dostane písemné do adresy zámky.Sběrnici je nežádoucí stav, ale je divné, že účinky DFF to, které nemohly být v přechodu v té době.
Ocenil bych stanovisko k této věci.
Jak se naše hodiny frekvence zdroje nestačí řídit vnitřní FPGA DLL znásobit externí hodiny zdroj, a adresu, ATmega západka umožní signál je příliš krátká na to záruka, že adresa bude taktovaný do vnitřního DFF to, ALE-řízený zámek byl slouží k vzorek celé adresu v FPGA, a západkou adresa byla synchronizována později.
Nicméně, pro neznámý důvod, proč teď, bus tvrzení pravidelně vyskytuje v FPGA pro konkrétní zápis stavu.Co je záhadný více než autobus tvrzení je to, že nepravidelné stav autobusu dostane západkou na adresu západku.XST syntetizuje západku jako padající-okraj řízený DFF s ALE jako hodiny zdroj.
Linka ALE je neaktivní v době autobusu tvrzení, takže je to zaráží, jak nepravidelný stát od autobusové dostane písemné do adresy zámky.Sběrnici je nežádoucí stav, ale je divné, že účinky DFF to, které nemohly být v přechodu v té době.
Ocenil bych stanovisko k této věci.