Staré době fandy potřeby ukazující správným směrem .....

B

blázinec

Guest
Musím re-design stávajícího okruhu vážně snižuje počet žetonů a provedení některých nových funkcí.Stávající design je vše v normě 74HC sérii logiku.Dívám se na možnost experimentovat s CPLD nebo FPGA jako řešení, ale jsem omezen tím mohu jen realisticky pracovat s / PLCC balení DIP a vařit desky domů.

Jsem se předběžně díval na Xilinx WebPack, v podstatě proto, že jsem snadno hodit dohromady JTAG programátor, může XC9500 části source relativně levně a ve vhodném obalu.

VUT v Brně - a velká - nemohu najít žádné slušné tutoriály na software.Raději bych použít schematického designu, jak je to asi pro mě snazší pochopení zpočátku, a já se budu starat o programovacích jazycích později.

Také jsem otevřený návrhy na alternativní zařízení k použití - není zvláštní důvod pro mé počáteční jinou možnost než to "Zdá se, že fit účet".

BTW, musím vytvořit dual port 2MByte SRAM, (jeden port psát pouze jeden port číst jen s 21 bit čítač generuje číst adresu a externí SRAM samozřejmě).Write-pouze port potřebuje minimální cyklus čas 200ns, 2M SRAM má přístup dobu 70ns a Read-Only port může západku data co nejdříve.K dispozici bude externí hodiny zdroj pro čítač, a schopnost buď pre-zatížení na nulu nebo přidat offset je výhodou, ale ne zásadní.SRAM data nemusí nutně být předány prostřednictvím zařízení.
V konvenční logiky TTL je to poměrně jednoduché, ale s vysokou počet žetonů, a mnoho přidružených nasties ....

Jakékoliv suggetions na trasách, aby, tutoriály, zařízení atd by praktických být opravdu dobrý!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Doporučil bych http://www.xess.com/.
To je firma od profesora z NC.
Mají hardware a software pro
start design v FPGA nebo CPLD.Pragmatický
tutorial z nich je velmi dobrá IMHO.Software
není něco, co vlastní, je jen komunikovat
se správní radou.Můžete použít Xilinx vlastní software
vytvořit firmware.Příklady z
Uživatelé jsou velmi dobré také.Podívejte se.

 
Proč nemohu otevřít webové www.xess.com? je otevření websit?

 
Možná budete chtít podívat na manuál k (poněkud starý) Xilinx / Digilent Spartan-3 Starter Kit.Obsahuje schémata, takže můžete vidět, jak malý FPGA je použit na poměrně jednoduché deska se statickou RAM čip.
http://www.xilinx.com/xlnx/xebiz/designResources/ip_product_details.jsp?key=HW-SPAR3-SK-UNI-G

CPLD může být dostačující pro svůj projekt, a to bude pravděpodobně levnější než FPGA.I obvykle vybrat FPGA, protože jsou mnohem flexibilnější.

Mnoho FPGA a CPLD přicházejí v balení BGA, které jsou potíže pro hobby montáž.Nicméně, některé jsou k dispozici v pořádku-pitch quad ploché balíčky, které jsou velmi snadno ruka-pájku v několika sekundách, jakmile se dostanete na kloub.

Vím, že je lákavé i nadále používat schéma zachycování s FPGA a CPLD vzorů.Udělal jsem to na několik let v polovině 90. let.Ale poté, co jsem strávil několik dní učení Verilog (většinou od firmy Xilinx "XST Uživatelská příručka"), byl jsem okamžitě navrhnout věci desetkrát rychlejší.

V případě, že jste přemýšlel, jaké kroky je potřeba k vybudování FPGA nebo CPLD projektu, tady je moje rychlovka průvodce k budování jednoduchý projekt pomocí Xilinx ISE software:
ftopic216154.html # 754738
Starší verze se například Verilog:
ftopic148878.html # 545653

Al.tera má pěkné FPGA a CPLD taky, ale nejsem si velmi dobře obeznámeni s nimi.

Zde je místo pro zábavu malého FPGA projekty:
http://www.fpga4fun.com/

Hodně štěstí!

Klidný: web Xess stránkách funguje dobře pro mě.Zkuste to znovu.

 
Díky echo47.

Já jsem vážný bash na Xilinx věci včera v noci, a učinili někteří (pomalé) pokroku .....Budu pokračovat po několik dní a uvidíme, jak se dostanu dál!Ano, už jsem viděl fpga4fun stránky, ale budu se znovu podívat.

Na zdraví, D.

 

Welcome to EDABoard.com

Sponsor

Back
Top