B
blázinec
Guest
Musím re-design stávajícího okruhu vážně snižuje počet žetonů a provedení některých nových funkcí.Stávající design je vše v normě 74HC sérii logiku.Dívám se na možnost experimentovat s CPLD nebo FPGA jako řešení, ale jsem omezen tím mohu jen realisticky pracovat s / PLCC balení DIP a vařit desky domů.
Jsem se předběžně díval na Xilinx WebPack, v podstatě proto, že jsem snadno hodit dohromady JTAG programátor, může XC9500 části source relativně levně a ve vhodném obalu.
VUT v Brně - a velká - nemohu najít žádné slušné tutoriály na software.Raději bych použít schematického designu, jak je to asi pro mě snazší pochopení zpočátku, a já se budu starat o programovacích jazycích později.
Také jsem otevřený návrhy na alternativní zařízení k použití - není zvláštní důvod pro mé počáteční jinou možnost než to "Zdá se, že fit účet".
BTW, musím vytvořit dual port 2MByte SRAM, (jeden port psát pouze jeden port číst jen s 21 bit čítač generuje číst adresu a externí SRAM samozřejmě).Write-pouze port potřebuje minimální cyklus čas 200ns, 2M SRAM má přístup dobu 70ns a Read-Only port může západku data co nejdříve.K dispozici bude externí hodiny zdroj pro čítač, a schopnost buď pre-zatížení na nulu nebo přidat offset je výhodou, ale ne zásadní.SRAM data nemusí nutně být předány prostřednictvím zařízení.
V konvenční logiky TTL je to poměrně jednoduché, ale s vysokou počet žetonů, a mnoho přidružených nasties ....
Jakékoliv suggetions na trasách, aby, tutoriály, zařízení atd by praktických být opravdu dobrý!
<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
Jsem se předběžně díval na Xilinx WebPack, v podstatě proto, že jsem snadno hodit dohromady JTAG programátor, může XC9500 části source relativně levně a ve vhodném obalu.
VUT v Brně - a velká - nemohu najít žádné slušné tutoriály na software.Raději bych použít schematického designu, jak je to asi pro mě snazší pochopení zpočátku, a já se budu starat o programovacích jazycích později.
Také jsem otevřený návrhy na alternativní zařízení k použití - není zvláštní důvod pro mé počáteční jinou možnost než to "Zdá se, že fit účet".
BTW, musím vytvořit dual port 2MByte SRAM, (jeden port psát pouze jeden port číst jen s 21 bit čítač generuje číst adresu a externí SRAM samozřejmě).Write-pouze port potřebuje minimální cyklus čas 200ns, 2M SRAM má přístup dobu 70ns a Read-Only port může západku data co nejdříve.K dispozici bude externí hodiny zdroj pro čítač, a schopnost buď pre-zatížení na nulu nebo přidat offset je výhodou, ale ne zásadní.SRAM data nemusí nutně být předány prostřednictvím zařízení.
V konvenční logiky TTL je to poměrně jednoduché, ale s vysokou počet žetonů, a mnoho přidružených nasties ....
Jakékoliv suggetions na trasách, aby, tutoriály, zařízení atd by praktických být opravdu dobrý!
<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />