Systémové Speed

M

mr_byte31

Guest
Hi all
Mám malý dotaz týkající se stanovení systému rychlost (taktovací frekvenci)
Teď jsem dokončil svůj systém AES
Napsal jsem všem systému v Verilog a pak jsem syntetizován pomocí Synopsys Konstrukce prekladacu a použitých TSMC 90nm
teď chci vědět, maximální taktovací frekvenci, že bych měl použít tak, že systém může pracovat bez porušení (nastavení času, čas přepadení ,..........)

 
<a href="http://www.komputerswiat.pl/nowosci/programy/2010/43/tworca-gnome-odpowiada-na-ruch-canonical.aspx"> <img align="left" src="http://www.komputerswiat.pl/media/1317907/gnome-zaj.jpg" /></a> Ubuntu 11.04 zadebiutuje z nowym środowiskiem użytkownika. Co na to twórcy Gnome'a?<img width='1' height='1' src='http://rss.feedsportal.com/c/32559/f/491281/s/f2f24e3/mf.gif' border='0'/><br/><br/><a href="http://da.feedsportal.com/r/83964877386/u/0/f/491281/c/32559/s/f2f24e3/a2.htm"><img src="http://da.feedsportal.com/r/83964877386/u/0/f/491281/c/32559/s/f2f24e3/a2.img" border="0"/></a>

Read more...
 
nazdar,

my 2cents,

Jaká je nejdelší kritickou cestu v návrhu, znamená to, kolik fází logiky máte v cestě, to budete vědět, na RTL.

ck -> Q zpoždění nastavení času flop nastavení marže logické úrovně (zpoždění) <hodinové období.

Dejte běh na základě odhadu svého hodin frekv.

myprayers,

čipů je hračka

http://www.vlsichipdesign.com

 
Není tam nic v nástroj, který dokáže odhadnout rychlost hodin?

 
Hi mr_byte31,

DC není možné bez jakéhokoli časového spuštění syntézy.Nemyslím si, že DC má vestavěnou možnosti umožnit spuštění syntézy, dokud budete mít max. frekvenci.Měli byste napsat DC skripty pro něj.

Nastavte si hodiny období (to může být nereálné poprvé), běh syntéza porušení zda načasování.Nyní můžete nastavit reálné hodinové lhůty.

Rekordy,
http://syswip.com/

 
Myslím, že po syntéze, že je snadné nástroj pro výpočet hodinové frekvence
Vím, že to může dostat kritické cesty
tak proč ne, že nemůže počítat taktovací frekvenci
Myslím si, že přesnost mentora může dostat max. frekvence po syntéze

 

Welcome to EDABoard.com

Sponsor

Back
Top