Vdd min = Vt, n | Vt, p |?

K

kweijun

Guest
Četl jsem to v knize CMOS.Uvedl, že minimální napájecí napětí, Vdd min, aby střídač CMOS do práce je rovna NMOS prahové napětí, Vt, n PMOS prahové napětí, Vt, s.

Otázkou je,
Vzhledem k tomu pouze jeden z MOS invertoru CMOS bude provádět najednou, měl by být ≥ Vdd min Vt, n ne?

 
Neexistuje žádný striktní uříznout bodu.Namísto současných versus napětí závislost bude exponenciální tranzitu do domény.Máte-li simulovat selfoscillation o ringoscillator nad VDD dostanete lineární závislost výše vaší práh, pod dostanete exponenciální.Tato oblast se nazývá subthreshold.

 
V CMOS jeden NMOS a jeden PMOS tranzistor připojen takovým způsobem, že,
NMOS-li zase na PMOS musí být vypnutý,
a naopak.
Předpokládám, že když vstupní napětí rovnající se VTN-0.01V, pak NMOS je vypnutý..

PMOS
a musí být zapnutý.

Proto musí být VCC (VCC> = | VTP | VTN).

Pozdravy,
Davood.

 
Je-li napájecí napětí menší než (VTN | VTP |), je logické neurčeného výstup.
např. při Vdd = 1V, vstupní napětí = 0.8V, VTN = 0.7 & | VTP | = 0.7.

 

Welcome to EDABoard.com

Sponsor

Back
Top