ze 130nm na 65nm

J

jothi

Guest
Jaké jsou největší problémy z hlediska designu PD, když se posuneme 130 až 90 a 65?

 
Nazdar,

Interconnect Delay: Jak můžete zmenšit technologie propojení vodiče se nesnižuje, protože dojde, že více kapacitách.Rovněž může dojít k přetížení vysoká.

Kromě toho mohou také increse přeslechy.

 
nazdar,
signal integrity / výkon / design pro výnos / design pro výrobu

 
Co by mohlo kodér RTL udělat, aby se hladší přechod?

 
Výrobní technologie: ,18 um -> ,13 um -> 90nm -> 65nm

Linuxluo výzvy, stejně jako bylo uvedeno výše,
1) Únik energie,
2) SI (přeslechy), a
3) Výnos
jsou fyzické / souvisejících s prováděním.

RTL kódování nemá moc co do činění s nimi.
-------------------------------------------------- --------------------------------

Avšak na MSV (vícenásobné napájecí napětí) vzorů,
vhodné hierarchie modulů Verilog mohou být užitečné pro provádění nástrojů.
-------------------------------------------------- --------------------------------

 
nazdar,

li u pokles vůle délku u zvýšení úniku.tak od 130nm do 65 nm.některé considreation musí být v úvahu.

thx

 
jothi číst cdnusers.org
článek o 130-ke-65nm migrace
a také velmi dobrá diskuse na to.
viz též CDN sborníku nahráli na eda knihy upload / download?

 
Podle mého názoru, je SI No1 úkolů.

na dalším místě, disk, OPC, hodiny a strom, multivalotage je výzva, moc.Kód:

 
jak jsme se stěhují do submicro technologie, ir pokles je klíčem issye ... bcz z těchto důvodů:
1.ir drop jednat o hodiny stromu imapct chvění, které dopady krájení vstupních dat
2.in Datapath jeho dopadu by timingfailures
3.and tím elektromigračních bude dopad na život ic sám.

 
Může někdo poskytnout kniha / dokument pro výzvy v 90 & 65nm?

Díky

 
Hello Jitender,

Je-li u mít přístup k IEEE prosím Chech je, bude brát U mnoha docs ..Jinak zkuste hledat podobné LOW POWER DIGITAL DESIGN v google

WELCOME TO LOW POWER!

Suresh

 
já dont mít mnoho nápad, ale doufám, že tento pdf pomáhá u. ... http://www.edaboard.com/viewtopic.php?p=703114 # 703114

 
65 nm technologie vhodná pouze pro digitální design,,, pokud se rozhodnete v analogové designu u budou mít potíže v hluku a šířky pásma,

 

Welcome to EDABoard.com

Sponsor

Back
Top