Diferenciální Pair transkonduktance!

S

saad

Guest
Ahoj všichni! Já používám PMOS vstupní diferenciální dvojici v jedné fázi operační zesilovač. Chci zvýšit transconductance (GM) vstupního páru. I zvýšit poměr stran (W / L) pro snížení Vdsat, proto očekáváme gm zvýšit. Na druhou stranu, je VdS pokles snížil vzhledem k tomu, Vdsat a GM zůstávají téměř nedotčeny (výsledky simulace jsou uvedeny níže). Jak mohu udržet konstantní VdS nebo zvýšení gm místo? Může někdo pomoci? [Size = 6] W / L = 60 [/size] Jméno: m1 Model: cmosp Id:-9.90e-05 VGS:-9.39e-01 VdS:-5.28e-02 VBS: 0.00e +00 V.: - 5.07e-01 Vdsat:-3.59e-01 Gm: 2.15e-04 GDS: 1.73e-03 Gmb 8.41e-05 [size = 6] W / L = 120 [/size] Jméno: m1 Model: cmosp Id: -9.95e-05 VGS:-9.14e-01 VdS:-2.70e-02 VBS: 0.00e +00 V.:-5.08e-01 Vdsat:-3.44e-01 Gm: 2.25e-04 GDS: 3.54e- 03 S pozdravem, Saad
 
Jak vidím, ur PMOS vstupní tranzistory pracují v trioda Regione (VDS příliš nízká). Zdá se, že je něco špatně v ur obvodu nebo v testbenches. U by měl na pár zaujatosti vstup do sytosti regionu, kdy oni potřebují k práci v slabé inverze (sub-práh, | VGS-V. |
 
[Quote = DenisMark] Jak vidím, ur PMOS vstupní tranzistory pracují v trioda Regione (VDS příliš nízká). Zdá se, že je něco špatně v ur obvodu nebo v testbenches. U by měl na pár zaujatosti vstup do sytosti regionu, kdy oni potřebují k práci v slabé inverze (sub-práh, | VGS-V. |
 
To není jasné. Jaké hodnoty napětí u brány, zdroj, kanalizace uzly? Může být společná režim napětí na vstupy operační zesilovač je příliš nízká. Pro ur obvodu spodní ICMR je VgsN (M3, M4)-VthP (M1, M2). Mohu navrhnout, že u nastavení vstupů na potenciálu země (ale ur okruh neumožňují), nebo overdrive napětí NMOS je příliš vysoká (zvýšení W / L poměr NMOS).
 
Nastavil jsem W / L M3, 4 musí být stejné jako W / L pro M10 (pro správné zrcadlení) na 5. Jak by W / L M10 vliv na výstupní odpor a tím i zisk zesilovače?? Zisk je opravdu špatná (Av = 10): cry:: cry:: cry:: cry:: cry: Prosím, zda im upřednostnění cascodes pravdu nebo ne?
 
Upřednostnění z cascode nemají vliv na fungování páru PMOS bodu. Na obrázku vše vypadá v pořádku. M14 a M18 musí mít ležák W / L poměr než M9, M10 a M7, M8 tak, že zařízení pracuje v saturaci někdy v nejhorším případě (max. proud, max. teplota). U mě musí poskytovat informace týkající se provozu bodu M1, M3 a napětí na jejich svorkách vyřešit ur primární problém.
 
Jak DenisMark již zeptal: Jaký je váš společný režim vstupní napětí? Pokud je to příliš nízká pak zařízení M1 a M2 by se z nasycených regionu a působí podobně jako přepínače s nízkou výstupní impedancí která vám s nízkým ziskem.
 
S cílem udržet M9 v saturaci jeho brány napětí musí být Vt + Vdsat nad jeho zdroji napětí (tj. Vdsat10). (W / L) je M14 (1 / 5) (W / L) M9 nutit Vg14 být nad Vt +2 Vdsat proto vedení M9 být v saturaci. Opravte mě, jestli to dělám špatně! můžu post uzel napětí většiny tranzistorů v zesilovači v určité době. Do té doby prosím zkontrolujte, jestli im správně zvažuje upřednostnění? Díky
 
Je to správné, ale u poraďte se tato podmínka za PVT a v nejhorším případě. Dej mi provozní bod informace o M1, M3 a napětí na jejich svorkách vyřešit ur primární problém.
 
[Quote = tirnanog] Jak DenisMark již zeptal: Jaký je váš společný režim vstupní napětí? Pokud je to příliš nízká pak zařízení M1 a M2 by se z nasycených regionu a působí podobně jako přepínače s nízkou výstupní impedancí která vám s nízkým ziskem. [/Quote] Pro AC analýza, já jsem s použitím střídavého signálu 1V.
 
Co je stejnosměrného napětí, které se uplatňuje u brány M1 a M2?
 
[Quote = DenisMark] U musí mi poskytnout informace týkající se provozu bodu M1, M3 a napětí na jejich svorkách vyřešit ur primární problém. [/Quote] Zde jsou uzlu napětí (příloha). I m pomocí 1V AC signál pro AC analýzu. Zkontrolujte prosím, zda je něco špatně. W / L všech tranzistorů jsou takto M1, M2 = Kc M3, M4, M6, M9, M10 = Kb M14, M16, M19 = Kb / 5 (pro správné upřednostnění) M17 = Ka / 5 (pro správné upřednostnění) M5, M7, M8 = Ka M11, M12, M13, M18 = 2 * Ka Ka, kde = 15, Kb = 5, Kc = 60 Podívejte se, jestli něco je problematické! Díky
 
[Quote = tirnanog] Jaký je stejnosměrné napětí, které se uplatňuje u brány M1 a M2? [/Quote] To bude tak jako tak nakrátko pro AC analýzu .. se použití stejnosměrného napětí záležitost? I dont think aspoň tak
 
Ano. Z pohledu na pracovní bod informace, které jste poskytli vypadá to, že jste stejnosměrného napětí 0V u brány M1 a M2 a myslím, že je váš problém. Toto napětí musí být vyšší. Jak si nastavit vstupní podnět?
 
Ok, VgsM3 = 0.996V a VthM1 = 0,508, takže na minumum ICMR je VgsM3-VthM1 = 0.488V. Takže pokud dc napětí na bránách M1 a M2 nízké než 0,488 jejich vstoupí v triode regionu. Vypadá to, že u nestavějí testbench správně. Ano, musí být vázány na vstupy AC zem a AC zdroj musí předložit v sérii s jedním z nich, ale to neznamená, že vstupy musí být připojen k zemi DC. Použít DC zdroje pozitivní vstup (více než VgsM3-VthM1 a nízkou než Vdd-VgsM1-VdsatM11), krátký výstup a vstup přes negativní indukčnost 1H (krátké během analisys DC, otevřený obvod během AC), krátký záporný vstup do země přes kapacitní 1F Také (otevřený - DC, krátký - AC). Takže ur vstup součtové napětí bude určen podle zdroje DC. Místo AC zdroje. Nezáleží na tom, v sérii s pozitivní nebo negativní vstup, to mít vliv na počáteční fázi posunu pouze. Amplituda střídavého zdroje také nezáleží na tom, že vliv pouze na amplitudu výstupního napětí, ne zisk nebo fáze, může to být 1V, 1kV, 1pV, atd. Po tom všem udělat DC bodu provozu a AC simulace. Rozdíl mezi pozitivní a negativní vstupy budou kompenzovat napětí. Pokud chceš snížit nejnižší hranici u ICMR můžete uvázat hromadně kontakty M1 a M2 dodávat železnici. Takže u zvýšení VthM1 kvůli tělo účinku. Je-li tělo účinek je silný u můžete získat ICMR počínaje 0V.
 
Jsem jen zvědavý, Co operace-zesilovač topologie je to? Vypadá to jako rozdíl pár následuje cascode + Skládané cascode. Je to tak? Jaká je výhoda použití tohoto přes skládaný cascode zesilovač?
 
Ur tranzistory jsou v regionu Triode a musíte definovat DC pro vaše brána. Před zahájením analýzy AC DC provozní pt. je usazen. jak někdo správně navrženo, je třeba zvýšit napětí brány PMOS snížit VDSAT a zvýšení VDS. u dostat chudí zisk, protože tranzistory jsou spuštěny v triode regionu. Dělat. OP analýza před provedením jakékoli další analýzy a zajistit tranzistory jsou v saturaci. - Mt
 
Ahoj Saad, jak je navrženo, vstupní PMOS páry jsou v triode regionu, protože vdsat = 0.34v a VDS = 0.0203v, který je nižší než vdsat. Myslím, že můžete zvýšit zkreslení vstupního PMOS je napětí. S pozdravem!
 
Nemám přednost použití PMOS jako dvojice vstup rozdíl, jak to potřebuje větší W / L se dostat stejné gm, že lze dosáhnout menší NMOS, takže to opravdu omezuje své maximální provozní frekvence pozdravem, Rania
 

Welcome to EDABoard.com

Sponsor

Back
Top