invertor

E

Edward_2288

Guest
hi, I dont vědět, zda toto téma by mělo být v digitální nebo analogové fóru.
Každopádně, pokud jde o invertor odpověď, proč chceme, aby byla symetrická?
jako pravidlo palce obecně w / l pro pmos tři doby, že pro nmos.

thx

 
Myslím si, že je v důsledku obav z porušení některých neočekávaných načasování.Pokud jeden zajistit splnění spec načasování, pak to bude OK Ale rád bych, aby se jedna věc: a pomalu se měnící vstupní způsobí zpoždění logiky by mohl být zvýšen.Některé nepopulární EDA nástrojů nesmí obsahovat tento druh načasování modelů, některé newbies nemusí být obeznámeni s tímto typem načasování modelů, nebo ne model hodnoty tohoto druhu načasování modely nejsou připraveny k použití.

 
nMOS použití elektronového ale pMOS použité hole jako dopravce.Jak vidíte, je rychlejší než elektron díra, tak potřebujeme větší pMOS, aby se ujistil, že načasování nMOS a pMOS rovná!<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Velmi Happy" border="0" />
 
Chcete, aby se symetrickým takže práh napětí (crossover napětí) z invertoru se rovná VDD / 2.

Nyní máte nejvíce hluku rozpětí pro proces zkreslit.Také načasování příjemné, protože znáte velká PMOS je stejně silná jako malé NMOS, která vám symetrické poplatek / absolutorium.

PS-toto je v digitální fóru nejsou analogové.Podívejte se, jak nikdo neví odpověď zde?

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />

časování modely?co?haha jít přečíst knihu o digitální, máte příliš daleko před sebe.

 
analogové fórum - ne digitální.Už jste někdy viděli knihoven těch chlapů použít?Analogové návrhář bude stydět používat ty ....

 
<img src="http://www.edaboard.com/images/smiles/icon_lol.gif" alt="Laughing" border="0" />

toto téma je velmi jednoduchý, ale patří do tohoto fóra, jen osobní názor.
spoušť poin @ VDD / 2 (někde mezi 2 / 1 až 3 / 1 porce) dává u více hluku rozpětí jak moc kapka a groundbounce, ale není to nejrychlejší invertor.V tirgger bod za nejrychlejší invertor obvykle není VDD / 2, ale někde trochu nižší než VDD / 2.

 
Odpověď je pouze můj oponion na otázku, posta, ale ne číst z libovolného kde.Proto, pokud někdo zjistí závady s mou odpověď vám je zdarma poslat je do fóra.

Moje odpověď je:

Vlastně ve vlastnostech z invertoru bude povolena tolerance oblastí v obou oblastech, tedy od přechodu z vysokého na nízké úrovni a od nízkých až vysoká.Těm se říká tolerance oblastech.Je zřejmé, že je hezké mít obě toleranční oblasti,
tj. pro přechod z vysokého na nízké úrovni a od nízkých k vysokým rovná invertor vlastnosti jsou brány symetricky.

Vztahující se k této otázce s posta zde, můj osobní názor je, že to opravdu patří i digitální a analogové části.Proto váš zmatek ve vysílání je zde oprávněné.

 

Welcome to EDABoard.com

Sponsor

Back
Top