Který státní stroj editor používáte?

S

skyglider

Guest
I'm vyvíjí Xilinx Spartan II a otázkou je, které uvádějí diagram-nástroj k použití (od kterého balíčku):

1.ISE
2.Aktivní HDL
3.Visual Elite
4.Mentor

 
<a href="http://www.komputerswiat.pl/nowosci/internet/2010/22/podobno-windows-jest-bezpieczny-nawet-dla-google.aspx"> <img align="left" src="http://www.komputerswiat.pl/media/1189334/still-PC-ZAJ.jpg" /></a> Informatyczna telenowela - epizod 2. Google kończy romans z Windows, a Microsoft na to: niemożliwe.<img width='1' height='1' src='http://rss.feedsportal.com/c/32559/f/491281/s/ae21cd6/mf.gif' border='0'/><br/><br/><a href="http://da.feedsportal.com/r/72644592396/u/0/f/491281/c/32559/s/182590678/a2.htm"><img src="http://da.feedsportal.com/r/72644592396/u/0/f/491281/c/32559/s/182590678/a2.img" border="0"/></a>

Read more...
 
Osobně v mnoha let práce nikdy jsem se používá grafické nástroje, které descrive návrhu.
Myslím, že žádný grafický nástroj lze dosáhnout lidské inženýr výkon, ale to je jen můj názor.

 
Xilinx říká můžeme dosáhnout lepšího výsledku použitím StateCAD, která přichází s ISE, ale příliš dont použít jakýkoli stav-diagram nástroj v naší společnosti,
vyvíjíme ručně

 
Souhlasím, ale takový nástroj by mohl být použit k výrobě kostry z VHDL soubor a poté se přidá na stranu pomocí funkce kódování.Jak jsem nezažila VHDL uživatele ...Myslím, že to je dobrý způsob, jak začít.

 
Souhlasím!
Když jsem k rozvoji diskrétní logické použít mou ruku ... a možná v mnoha případech s VHDL.

<img src="http://www.edaboard.com/images/smiles/icon_rolleyes.gif" alt="Kolejová Eyes" border="0" />pozdravy
Lollo

 
Já osobně si myslím, že je lepší kresbu Vašeho FSM na kus papíru nebo elektronicky pomocí aplikace Visio nebo něco jednoduchého.
Pokud budete dělat práci správně

<img src="http://www.edaboard.com/images/smiles/icon_rolleyes.gif" alt="Kolejová Eyes" border="0" />

a pokrýt všechny případy, a mít dobrý testbench výkonu všech vstupů a uvádí, pak jste v pořádku a pak můžete použít Synpl! fy FSM Extrakce porovnat extrahován FSM (pěkné grafické rozhraní) se svým kusem papíru a zjistit, jestli Vám syntetizovaná netlist utkání s vaší specifikace.

-Maestor

 
Každý projekt musí mít vysokou úroveň designu.
To
je způsob, jak pomocí těchto nástrojů je otázka dobré praxe.
I to, že MENT * R nástroje jsou pěkné.

Elvis

 
Měl jsem někdy použil StateCAD5.1 provádět speciální sekvenci detection.I si myslím, že pokud někdo uvedeno dříve jsme právě můžete použít zdrojové kódy generované získat sketelon.

Samozřejmě, že jsou užitečné, ale ne užitečný! Můj vlastní názor!

 
Souhlasím drobet gnomix
i práci drobet VHDL a víme, že je to mnohem silnější než jakékoli jiné grafické rozhraní

pozdravy

 
Tam, kde jsem pracoval, se dvěma dalšími návrháři FPGA (dobře, říkali sobě líbí, ale
to je jiný příběh ...

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />

) Renoir používá u všech svých stavu strojů a FPGA designem.

Vždy jsem odmítal používat tyto nástroje, protože si myslím, že když víte, co děláte, je VHDL či Verilog kódu budete psát, je lepší, než se tyto nástroje a často můžete tak učinit v kratším čase.Také tím,
že písemně svůj vlastní kód,
nejste vázáni na konkrétní nástroj prodejce.

 
Pokud si nejste zkušený VHDL pomocí všech těchto jakési grafické nástroje vám mohou pomoci vidět strukturu kódu a vztah s grafickými kreslení, ale jednou jste, že znalost budu zapomínat na existenci tohoto nástroje.Mysli na manteinance, optimalizace, komentáře, ...

 
FSM pro kódování je třeba znát základy
státní stroje (těstovitý, Moore, kódování FSM -
binární, černobílá, jedno-horký FND atd.)

a pouze manuální kódování

<img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Confused" border="0" />
 
Poznámkový blok

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Úsměv" border="0" />Git

 
Kopii con fsm.v

<img src="http://www.edaboard.com/images/smiles/icon_razz.gif" alt="Razz" border="0" />jelydonut

 
Musím používat mentor FPGA-Advatage navrhnout FSM
Poskytuje FSM animace funkce při simulaci pomocí Modelsim

ale myslím, že je to tak moc pomohla a raději psát FSM ruční kódování.

Synplify také lze extrahovat FSM od návrhu a optimalizaci jim (jak říkali)

 

Welcome to EDABoard.com

Sponsor

Back
Top