optimalizace mrtvé zóny v PFD / CP

budu muset searcvh přes mé papíry, bude určitě dělat to. jde Amarnath
 
Základní konfigurace obsahuje dvě fáze detektoru D-typu flip-flopy zpětnou vazbu jak obnovit do původního stavu po oba byli taktovaný. Zpoždění ve zpětné vazbě cesta stanoví minimální čas, který buď flip-flop je v taktované stavu, a vytváří tak minimální doba, že současné zdroje jsou zapnuty. Zpoždění je vybrán, aby se ujistili, že oba zdroje proudu jsou nejprve obrátil na plně předtím, než jsou vypnuty. Tato funkce je nezbytná pro odstranění mrtvé-pásmo, kdy fáze detektor nereaguje správně na malé chyby fáze (nebo časové rozdíly) mezi dvěma vstupními signály do fáze detektoru. Tak, přidávání zpoždění reakce cesta může vyřešit problém mrtvé pásmo.
 
rfsystem napsal:
PFD působí jen na jednu náběžnou nebo sestupnou hranou na vstupu. Je to hrana spouští. Linearity výkon bude ovlivněn protější straně, pokud doba impulsu se rovná aktuální čas / fázového rozdílu
naprosto souhlasím s vámi, ale já jsem nějaký, co zmatený jsem našel v novinách diskutovat PFD to typy, které existují Typy s DZ a jiní nemají (malý) a DZ se týkají jejich chování, aby svůj čas zapnout si myslím, jako Amarnath , řekl ve svém Defination?? ** Měli jste nějaké odkazy nebo papír, že diskutovat o této otázce podrobněji? jde, ..
 
1. potřebují dostatek času pro zpoždění signálu reset PFD. 2. minimalizovat zpoždění UP / DN. 3. minimalizovat nastavení času zdroj / dřezu aktuální. 4. minimalizovat nesouladu / únik zdroj / dřezu. 5. zpoždění musí být minimzed a velká šířka impulzu zvýší vlečka.
 
Aby se zabránilo Dead Zone potřebujeme dlouhou dobu reset; Chcete-li snížit nábojové pumpy současného nesouladu efekt musíme snížit resetu. Tak, jak se dostat na "optimální" bod? Jak mohu vědět, kolik je minimální doby resetu (aby se zamezilo DZ)?
 
ano, existuje mnoho dokumentů, které hovoří o this.there není pochyb o tom, že tam bude spojena mrtvá zóna pro PFD, protože to má odezvu cesty (konvenční PFD). Kuo-Hsing Cheng, Tse-Hua Yao, Shu-Yu Jiang a Wei-Bin Yang: "Rozdíl detektor pro nízkým zkreslením PLL." Elektronika obvody a systémy, 2001.ICECS 2001.The 8. IEEE mezinárodní konference o, hlasitost: 1, 2001, s. 43-46 vol.1. jde Amarnath [size = 2] [color = # 999999] Přidáno po 1 hodina 51 minut: [/color] [/size] u se může pokusit minimalizovat mrtvé zóny kvůli pfd zvýšením šířky reset pulsu, tím Přitom u dovolují tento puls k šíření na výstup místo toho se vyloučí pfd itself.but tento nárůst v nastavení šířky pulzu není bez jeho disadvantages.it může vést k frekvenci chvění, když proudy poplatek čerpadlo nejsou matched.also to povede k větší zvlnění na výstupu, což povede k podněty, tak je to kompromis. jde Amarnath
 
Kuo-Hsing Cheng, Tse-Hua Yao, Shu-Yu Jiang a Wei-Bin Yang: ". Detektor rozdíl za nízké Jitter PLL", elektronických obvodů a systémů, 2001.ICECS 2001.The 8. IEEE mezinárodní konference na , Objem: 1, 2001, s. 43-46 vol.1.
mohl nahrát tohoto dokumentu, prosím, jak jsem didnot najít na webu nebo mi říct, odkud bych mohl dostat to, díky předem, ..
 
Základní konfigurace obsahuje dvě fáze detektoru D-typu flip-flopy zpětnou vazbu jak obnovit do původního stavu po oba byli taktovaný. Zpoždění ve zpětné vazbě cesta stanoví minimální čas, který buď flip-flop je v taktované stavu, a vytváří tak minimální doba, že současné zdroje jsou zapnuty. Zpoždění je vybrán, aby se ujistili, že oba zdroje proudu jsou nejprve obrátil na plně předtím, než jsou vypnuty. Tato funkce je nezbytná pro odstranění mrtvé-pásmo, kdy fáze detektor nereaguje správně na malé chyby fáze (nebo časové rozdíly) mezi dvěma vstupními signály do fáze detektoru. Tak, přidávání zpoždění reakce cesta může vyřešit problém mrtvé pásmo.
Každý diagramy o tom, kam umístí ke zpoždění při zpětné cestě, jak je uvedeno? Bude toto zpoždění pomoci při snižování prodlevy mezi referenčním hodiny a hodiny vstupu a DLL?
 
díky moc za tento dokument, ptám se, jestli máte více zdrojů o této problematice byste nahrát?! díky předem
 
budu muset searcvh přes mé papíry, bude určitě dělat to. jde Amarnath
 
Základní konfigurace obsahuje dvě fáze detektoru D-typu flip-flopy zpětnou vazbu jak obnovit do původního stavu po oba byli taktovaný. Zpoždění ve zpětné vazbě cesta stanoví minimální čas, který buď flip-flop je v taktované stavu, a vytváří tak minimální doba, že současné zdroje jsou zapnuty. Zpoždění je vybrán, aby se ujistili, že oba zdroje proudu jsou nejprve obrátil na plně předtím, než jsou vypnuty. Tato funkce je nezbytná pro odstranění mrtvé-pásmo, kdy fáze detektor nereaguje správně na malé chyby fáze (nebo časové rozdíly) mezi dvěma vstupními signály do fáze detektoru. Tak, přidávání zpoždění reakce cesta může vyřešit problém mrtvé pásmo.
 
1. potřebují dostatek času pro zpoždění signálu reset PFD. 2. minimalizovat zpoždění UP / DN. 3. minimalizovat nastavení času zdroj / dřezu aktuální. 4. minimalizovat nesouladu / únik zdroj / dřezu. 5. zpoždění musí být minimzed a velká šířka impulzu zvýší vlečka.
 
Aby se zabránilo Dead Zone potřebujeme dlouhou dobu reset; Chcete-li snížit nábojové pumpy současného nesouladu efekt musíme snížit resetu. Tak, jak se dostat na "optimální" bod? Jak mohu vědět, kolik je minimální doby resetu (aby se zamezilo DZ)?
 
Základní konfigurace obsahuje dvě fáze detektoru D-typu flip-flopy zpětnou vazbu jak obnovit do původního stavu po oba byli taktovaný. Zpoždění ve zpětné vazbě cesta stanoví minimální čas, který buď flip-flop je v taktované stavu, a vytváří tak minimální doba, že současné zdroje jsou zapnuty. Zpoždění je vybrán, aby se ujistili, že oba zdroje proudu jsou nejprve obrátil na plně předtím, než jsou vypnuty. Tato funkce je nezbytná pro odstranění mrtvé-pásmo, kdy fáze detektor nereaguje správně na malé chyby fáze (nebo časové rozdíly) mezi dvěma vstupními signály do fáze detektoru. Tak, přidávání zpoždění reakce cesta může vyřešit problém mrtvé pásmo.
Každý diagramy o tom, kam umístí ke zpoždění při zpětné cestě, jak je uvedeno? Bude toto zpoždění pomoci při snižování prodlevy mezi referenčním hodiny a hodiny vstupu a DLL?
 

Welcome to EDABoard.com

Sponsor

Back
Top