>-Problem s Counter-... logických obvodů

S

spidey99

Guest
Ahoj, jsem vytvořil počítadlo s jk FFS.se počítá od 0 do 9 a resetuje o 10 až 0 ...
FFS získat jejich hodinové impulsy z obvodu i navržen s LDR, cílem tohoto, je zvýšit počítadlo o 1, když LDR s zhasne (když jsem položil ruku na LDR, měl bych vidět, že 7 segment nárůst o 1)
ale když jsem oživit obvod, vidím 0 na 7seg, a když jsem dal světla směrem LDR, 7seg stává 1, ale když jsem odkládal s ohledem, že se vrátí na 0 znovu ...

čeká na vaše řešení ...<img src="http://images.elektroda.net/29_1263335615_thumb.jpg" border="0" alt="-Problem with Counter-...Logical Circuit Design" title="-Problém s Counter-... logických obvodů"/>
 
Ahoj spidey99,
na rychlé kontrole-nevidím nějaký PWR-na RST, nebo nastaven na nulu, mám pravdu pls?
Prostředky na šipku LDR 5 V / Vcc?
K.

 
To je s největší pravděpodobností v důsledku vstupu 7400 NAND brána (U4 nižší pin), který je vytáhl vysoká trvale místo toho, aby kabelové na pin 11 z U2B.Nebo byste mohli mít vadný U2.Zkontrolujte, zda máte správnou logiku (měl by být 0 na LaptopBat) o příkonu 7400 a pin 11 z U2.

 
@ Karesz, ano, šipka znamená 5 V, a jak jsem řekl, okruh pracuje v ISIS ...

@ Bongkk, dobře, i když jsem odpojit 7400, nedochází k žádné změně v chování obvodu ...

 
Ahoj spidey99,
Řekl bych, zapomenout na LDR-tranzistor účastnily a aby takové pomalejší generátor signálu (tj. KHz ..) jako CLK pro váš obvod & test je v rozsahu ...
K.

 
No, já se zbavit LDR části, než tam bude, pokud se žádná specialita o okruhu ...

Můžete navrhnout mne další okruh s logickým vrata, když nemůžeme dělat tuhle práci??

 
Je nám líto, nejsem zapletený s čítače / Digitals ...
Vaše "ruka efekt" přece není jen "ovládající přes hučení"?
Máte takové obcházení 100nFs na IO? ...
K.

 
Ne, nemám žádné nainstalován kondenzátory ...

bych měl?

Mám na mysli instalaci 330 ohmů až q výstupy jk FFS a jejich napojení na (-) Doufám, že to pomůže ...

 
Ahoj spidey99,

Nejsem si jistý, ale zkuste tyto:
1.Nepoužívejte float SET kolíky.Kravata je na Vcc.
2.Zkuste použít monostabilní mezi tranzistorový výstup a vstup na FF.You může dostat příliš mnoho impulsů na výstupu tranzistoru.
3.Použijte nízké propust s LDR.Stačí připojit 1uF capacitor přes R4.

Všechno nejlepší!

 
díky matbob,
-Co tím myslíš s monostabilní?Myslíte si, že schmitth spouštěcí práce, tak?
-Mám připojit kondenzátor do série s R4 nebo paralelní?

 
Ahoj Spidey,

Připojte kondenzátor paralelně k R4.Stačí vyhledat v Google, co je monostabilní a jeho purpose.Schmitt trigger je jiný a nemůže být použit místo monostabilní.

 
ok, to mám, tak budeme jen trigger 555 až generovat náměstí hodinový signál?

pěkný nápad ale ...

 

Welcome to EDABoard.com

Sponsor

Back
Top